摘要:转载于: http://www.51hei.com/bbs/dpj-93725-1.html AD16的主要功能是画电路原理图和根据电路原理图设计PCB板。为了使设计的电路、画完的电路原理图,从电路原理上不存在错误,从电路逻辑上不存在混乱,AD16专门开发了电路原理图的仿真程序。这样可以把设计存在的
阅读全文
摘要:转载于: http://www.pcbbar.com/forum.php?mod=viewthread&tid=3866&highlight=ddr 以一个6层板的DDR来讲解,假如通过计算阻抗,得到TOP层的走线宽度为6mil,ART03层的走线宽度为4mil。' O' J# h; a# q$ k
阅读全文
摘要:为了得到精确的结果,在运行信号完整性分析之前需要完成以下步骤: 1、电路中需要至少一块集成电路,因为集成电路的管脚可以作为激励源输出到被分析的网络上。像电阻、电容、电感等被动元件,如果没有源的驱动,是无法给出仿真结果的。 2、针对每个元件的信号完整性模型必须正确。 3、在规则中必须设定电源网络和地网
阅读全文
摘要:转载于:http://mp.weixin.qq.com/s?src=3×tamp=1510990739&ver=1&signature=t3ZBSU8dkoN9RGP7PwnOD0Pcmyn9tyeiAi69TQ4w4bhNmcFJLFkmvNj-EHbPa9Afa9K9k7q9loKan
阅读全文
摘要:转载于: http://mp.weixin.qq.com/s?src=3×tamp=1510989886&ver=1&signature=t3ZBSU8dkoN9RGP7PwnOD0Pcmyn9tyeiAi69TQ4w4bgxrUPB6oPUEVmr2fRJjCWT5FKRMW9nVxiL
阅读全文
摘要:转载于; http://mp.weixin.qq.com/s?src=3×tamp=1510989886&ver=1&signature=RiPWyBWBpnsXGJuVxjZnxNkW18XchvQ0AsHyc5YEzWmQKJxT4kSE3W-cCOmpxkpSVNoKazwfFIAz
阅读全文
摘要:转载于:http://mp.weixin.qq.com/s?src=3×tamp=1510989886&ver=1&signature=t3ZBSU8dkoN9RGP7PwnOD0Pcmyn9tyeiAi69TQ4w4bgcUnFcIZu37Ly8i2r3cOrujfKI7xKDH1ZNt
阅读全文
摘要:转载于: http://mp.weixin.qq.com/s?src=3×tamp=1510989886&ver=1&signature=0GXHmyyUgo33en5ukRRq23Hd7S5CZl37XOsj4XsIEV239dQqWRni-uH*-4jezB6x2uqDr*1SHVJ6
阅读全文
摘要:AD怎么对管脚间距窄的芯片单独设置安全间距呢? 其它地方的安全间距要求是0.254mm保持不变,但这个芯片的管脚间距是0.178mm,怎么样设置才能保证这个呢?求大神指导 INCOMPONENT('u1') 和 All的关系. 注意间距设置的规则优先级
阅读全文
摘要:求教:AD9在设计焊盘的时候如何改变阻焊的大小 回复 使用道具 举报 回复 使用道具 举报 回复 使用道具 举报 使用道具 举报 兰本峰(Tinke) 24 主题 648 帖子 8616 积分 高级会员 积分8616 收听TA 发消息 沙发 发表于 2016-10-16 11:42:28 | 只看该
阅读全文
摘要:封装尺寸与功率关系: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 封装尺寸与封装的对应关系 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=
阅读全文
摘要:SDRAM接口电路和PCB布线 一:sdram布线技巧 1、不管在外面还是在内部都可以,内外走线都是需要打孔的。只要表层信号紧临地平面就不用怕干扰,但要注意外表面空气介电常数不如隔绝空气的内部稳定,在一些湿度,温差大的地方的设备最好走内部,外部走地层,不过这样成本高。 2、目的是满足建立保持时间,同
阅读全文
摘要:http://blog.163.com/baly_bao/blog/static/128486557201301653042254/ 很多人对内存布线感到迷茫,找不到切入点,不知如何下手,其实高速硬件设计的主要任务就是与干扰做斗争,内存布线也不例外。可以这样考虑:内存是做什么用的呢?是用来存储数据的
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=844 请看原文。此处仅仅为了查看方便。 我们在介绍信号完整性的时候通常会说“当传输延时大于六分之一的信号的上升时间时,需要考虑信号完整性问题”,于是乎教科书里面都会配上一副类似于这
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/Show.aspx?id=578 请看原文。 场的反射 来到了场的领域,我们要做的第一件事就是把我们的波形拆开,让我们先来看看之前说过的测试点的问题。为了将问题简化,我们假定一个这样的条件: 1.在拓扑上,源
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/Show.aspx?id=573 请看原文。 一些经验公式 在上面给大家展示的这张图其实是非常有代表意义的: 这是一个1GHz的信号,上升沿大概在0.1ns左右。大家想到了什么? 是的,DDR3的时钟信号。
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=559 请看原文。 前言 在国外能碰到许多二三十年工作经验的工程师,帮助他们沟通的工具不是PPT,不是仿真结果,不是测试结果,而是一张纸和一支笔。 很佩服他们可以用一张纸一支笔给你勾
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=796 请看原地址文章。 上期文章《PCB设计既等长,为何不等时(1)》,高速先生模拟了五种情况做对比,同时也给出了时延差值。下面我们来看看,为什么会出现此类时延差异? Case1:
阅读全文
摘要:转载于:http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=792 请看原版。 "时序"话题继续殴,说好的围殴一个话题,要殴就殴他个精神抖擞,殴他个四脚朝天,殴到大家爽为止…… 相信大家还有印象,在文章《PCB设计的十大误区 - 绕不完的等长
阅读全文