(筆記) 如何將參數從Verilog傳到C? (SOC) (Verilog) (Verilog PLI)
posted @ 2009-03-30 21:41 真 OO无双 阅读(4065) 评论(0) 推荐(0)
posted @ 2009-03-30 21:41 真 OO无双 阅读(4065) 评论(0) 推荐(0)
posted @ 2009-03-25 21:38 真 OO无双 阅读(9764) 评论(6) 推荐(0)
posted @ 2009-03-19 22:30 真 OO无双 阅读(11633) 评论(59) 推荐(8)
posted @ 2009-03-19 21:00 真 OO无双 阅读(19745) 评论(0) 推荐(2)
posted @ 2009-03-17 23:20 真 OO无双 阅读(3727) 评论(1) 推荐(0)
posted @ 2009-03-17 22:54 真 OO无双 阅读(6755) 评论(4) 推荐(0)
posted @ 2009-02-17 11:54 真 OO无双 阅读(12195) 评论(15) 推荐(2)
posted @ 2009-02-14 14:03 真 OO无双 阅读(3577) 评论(3) 推荐(0)
一直有人反應無法在DE2-70使用SSRAM,主要是top module接法的錯誤,本文提出解決方法。 阅读全文
posted @ 2009-02-14 10:49 真 OO无双 阅读(8816) 评论(8) 推荐(1)
posted @ 2009-02-13 23:18 真 OO无双 阅读(3625) 评论(2) 推荐(0)
只要使用了VGA、TRDB-LCM或者TRDB-LTM,就會使用SDRAM當作frame buffer,由於SDRAM頻寬有限,若沒妥善分配頻寬,最後影像就會不正確。 阅读全文
posted @ 2009-02-10 19:28 真 OO无双 阅读(10978) 评论(26) 推荐(3)
posted @ 2009-02-07 23:20 真 OO无双 阅读(2491) 评论(0) 推荐(0)
posted @ 2009-02-06 15:12 真 OO无双 阅读(20050) 评论(23) 推荐(1)
這是我帶台大電機所『軟硬體共同設計』助教時,兩個電子所學生所做的期末專題,相當精彩,充分發揮了DE2-70的觸控螢幕,SD卡,音效,硬體加速等功能。 阅读全文
posted @ 2009-01-31 09:35 真 OO无双 阅读(7836) 评论(6) 推荐(0)
posted @ 2009-01-30 21:04 真 OO无双 阅读(36193) 评论(7) 推荐(7)
posted @ 2009-01-07 01:47 真 OO无双 阅读(2911) 评论(1) 推荐(0)
DE2-70 CD中的範例,CPU與SDRAM、SRAM都是跑在100MHz,是否能對DE2-70超頻,讓實驗數據更漂亮呢? 阅读全文
posted @ 2008-12-26 01:37 真 OO无双 阅读(3796) 评论(13) 推荐(0)
posted @ 2008-12-25 01:13 真 OO无双 阅读(10157) 评论(5) 推荐(0)
posted @ 2008-12-24 02:03 真 OO无双 阅读(4134) 评论(3) 推荐(0)
無論是自己開發的project,或者是DE2-70 CD上的範例,只要Quartus II編譯後,幾乎大家都會遇到這個warning,到底是什麼意思呢?該如何解決這個warning呢? 阅读全文
posted @ 2008-12-23 10:01 真 OO无双 阅读(5656) 评论(1) 推荐(1)
很多人問到如何在TRDB-LTM控制某xy座標輸出的顏色,本文提出解決方法。 阅读全文
posted @ 2008-12-21 10:34 真 OO无双 阅读(8364) 评论(3) 推荐(0)
posted @ 2008-12-21 02:03 真 OO无双 阅读(5755) 评论(15) 推荐(1)
在DE2-70,隨便一個Nios II系統在Quartus II編譯後,幾乎都會遇到1個critical warning:『Critical Warning: Timing requirements for slow timing model timing analysis were not met. See Report window for details.』,該如何解決呢? 阅读全文
posted @ 2008-12-21 01:18 真 OO无双 阅读(6838) 评论(18) 推荐(1)
posted @ 2008-12-19 01:05 真 OO无双 阅读(11746) 评论(5) 推荐(0)
posted @ 2008-12-09 20:23 真 OO无双 阅读(2023) 评论(2) 推荐(0)
由於不少視訊設備採用的是YCbCr信號(如DVD、DV),但VGA使用的RGB信號,若要將input結果經過影像處理後,output在VGA,就必須將YCbCr信號轉成RGB才可處理。 阅读全文
posted @ 2008-12-09 00:28 真 OO无双 阅读(19371) 评论(31) 推荐(8)
posted @ 2008-12-06 18:01 真 OO无双 阅读(5770) 评论(6) 推荐(1)
使用Altera所提供的ip時,如UART、DMA...等,只要在SOPC Builder加進要用的ip,Nios II的C語言include正確的header file後,就可以正常使用,為什麼自己寫的ip,還必須將HAL的*.c複製到project的目錄下才能編譯呢? 阅读全文
posted @ 2008-12-06 13:53 真 OO无双 阅读(7039) 评论(12) 推荐(1)
posted @ 2008-12-04 13:12 真 OO无双 阅读(3536) 评论(12) 推荐(0)
posted @ 2008-11-29 18:33 真 OO无双 阅读(7725) 评论(10) 推荐(0)
posted @ 2008-11-29 11:21 真 OO无双 阅读(3796) 评论(0) 推荐(1)
posted @ 2008-11-29 10:42 真 OO无双 阅读(12934) 评论(13) 推荐(1)
在DE2因為只有一顆16 bit的SDRAM,儘管Nios II CPU是32 bit,存取SDRAM時必須透過Dyanamic Bus Sizing機制,花2個clk才能將32 bit資料讀取/寫入SDRAM;但DE2-70有2顆16 bit SDRAM,是否能將這2顆16 bit SDRAM看成1顆32 bit SDRAM使用呢? 阅读全文
posted @ 2008-11-25 11:39 真 OO无双 阅读(9123) 评论(14) 推荐(1)
開發mater ip時,我們可以自行定義data bus的寬度,也可以透過byteenable定義哪些byte有效,但這兩個方式意義是否相同呢? 阅读全文
posted @ 2008-11-20 22:41 真 OO无双 阅读(2036) 评论(6) 推荐(0)
posted @ 2008-11-18 18:22 真 OO无双 阅读(1872) 评论(0) 推荐(0)
posted @ 2008-11-18 16:12 真 OO无双 阅读(1446) 评论(0) 推荐(0)
posted @ 2008-11-18 15:39 真 OO无双 阅读(2622) 评论(1) 推荐(0)
本文使用Verilog在VGA產生Color Pattern Generator。 阅读全文
posted @ 2008-11-16 15:36 真 OO无双 阅读(17742) 评论(22) 推荐(2)
posted @ 2008-11-16 00:55 真 OO无双 阅读(6944) 评论(1) 推荐(0)
DE2/DE2-70上有很多記憶體,有onchip memory、SSRAM、SDRAM、Flash,各有各的優缺點,如何將變數或array放在特定的記憶體上呢? 阅读全文
posted @ 2008-11-12 00:25 真 OO无双 阅读(3831) 评论(2) 推荐(1)