上一页 1 ··· 14 15 16 17 18 19 20 21 22 ··· 24 下一页

2021年11月17日

摘要: 在了解OpenCL的开发流程之前要先了解Intel FPGA SDK for OpenCL支持的两种异构平台。 x86主机 + FPGA 一种是 x86 CPU+FPGA,主机程序运行在x86 CPU上,内核程序运行在FPGA上,主机和FPGA通过PCIe接口进行通信。 SoC FPGA (Arm 阅读全文
posted @ 2021-11-17 12:34 Doreen的FPGA自留地 阅读(121) 评论(0) 推荐(0)
 
摘要: OpenCL内存模型与实际存储器体系结构无关,它定义了被内核所用的抽象内存体系,无需考虑实际的底层内存架构。内存模型分为四种类型:全局内存、常量内存、局部内存和私有内存; 全局内存(global memory):工作空间中所有的工作节点都可以读写此类内存中的任意元素。对全局内存进行读写可能会被缓存, 阅读全文
posted @ 2021-11-17 12:30 Doreen的FPGA自留地 阅读(108) 评论(0) 推荐(0)
 
摘要: 为了统一标准和方便理解,opencl 架构定义了四种模型:平台模型、执行模型、内存模型和编程模型。这4个模型分别描述了系统的不同方面。 首先介绍平台模型。 平台模型定义了系统的结构,反映的是主机和设备之间的关系。 OpenCL平台通常包括一个主机(Host)和多个OpenCL设备(device)。主 阅读全文
posted @ 2021-11-17 12:28 Doreen的FPGA自留地 阅读(327) 评论(0) 推荐(0)
 
摘要: 根据前面异构计算的概念我们知道异构计算其实是利用与主控机(一般是CPU)不同架构的其他处理器实现计算加速,减轻主机端工作负载,最终提升系统性能。而OpenCL的使命则是为了桥接系统中各个不同的处理器。 OpenCL 是Open Computing Language的缩写,也就是开放计算语言,它为异构 阅读全文
posted @ 2021-11-17 12:27 Doreen的FPGA自留地 阅读(1328) 评论(0) 推荐(0)
 
摘要: 大家知道,不同架构的处理器硬件能力各有不同: CPU是标准的多指令单数据流的处理器,它适合逻辑控制以及任务调度 GPU是单指令多数据的处理器,它支持大规模的并行计算,适合图像渲染 DSP是专用的数字信号处理处理器 FPGA对高并行性,低延时的场合特别适合 异构计算设备是指在同一个电脑系统中有两种以上 阅读全文
posted @ 2021-11-17 12:25 Doreen的FPGA自留地 阅读(763) 评论(0) 推荐(0)

2021年11月9日

摘要: 在 Terasic 2021年师资培训教材中,第四个实验 opencl实验 先手动配置FPGA:aocl program /dev/acl0 bin/vector_add.aocx 然后在主机程序中,又提到要用API函数clCreateProgramWithBinary 还要加载一次aocx文件,这 阅读全文
posted @ 2021-11-09 17:38 Doreen的FPGA自留地 阅读(207) 评论(0) 推荐(0)

2021年11月5日

摘要: 列出真值表后,就可以导出数码管每个段的逻辑表达式,从表中可以知道,当输入b3b2b1b0为0000、0001、0111、1100时,数码管的第6个段h6会被赋值为1。 可以借助卡诺图来推导出简化的逻辑表达式,卡诺图怎么看? 我们可以看到,在方格的左上角标出了h6,表明这是数码管第6段的卡诺图;在方格 阅读全文
posted @ 2021-11-05 14:22 Doreen的FPGA自留地 阅读(2298) 评论(0) 推荐(0)

2021年10月28日

摘要: DE2i-150开发板共有120个用户可用的管脚,包括GPIO接口的36个I/O管脚(40 pins 除去VCC和 GND 的pin),HSMC接口的84个管脚(79个I/O管脚和5个专用Clock管脚,这79个I/O管脚其中也包括了HSMC_I2C_SCL和HSMC_I2C_SDA两个IO )。 阅读全文
posted @ 2021-10-28 10:44 Doreen的FPGA自留地 阅读(596) 评论(1) 推荐(0)

2021年10月27日

摘要: Reset Vector——复位向量Exception Vector——执行向量 两个向量地址都存储着程序。 Reset Vector就是当系统reset 时,CPU会跳到 Reset Vector所指定的位址执行,而Exception Vector则是当发生hardware interrupt或s 阅读全文
posted @ 2021-10-27 14:55 Doreen的FPGA自留地 阅读(1083) 评论(0) 推荐(0)

2021年9月22日

摘要: 打开自定义IP 的编辑界面,在Signals&Interfaces下面可以看到 Avalon-MM 读写信号波形图 如下: 读波形: 写波形: 这里默认设置 读等待(Read wait)一个周期,所以数据在第二个时钟周期才会出现在 readdata 线上。 这些在FPGA 逻辑里面其实是通过时钟控制 阅读全文
posted @ 2021-09-22 16:22 Doreen的FPGA自留地 阅读(141) 评论(0) 推荐(0)
上一页 1 ··· 14 15 16 17 18 19 20 21 22 ··· 24 下一页