上一页 1 ··· 12 13 14 15 16 17 18 19 20 ··· 26 下一页

2022年4月28日

摘要: 有个学生曾经问 qsys 的第一个CLK IP 的 时钟源输入可否选择普通IO 作为输入?他想在普通IO 上接精度较高的10M晶振了。 答案是可以的。 但是他说遇到报错:Error (14566): The Fitter cannot place 1 periphery component(s) d 阅读全文
posted @ 2022-04-28 12:26 Doreen的FPGA自留地 阅读(657) 评论(0) 推荐(0)
 
摘要: 当我们打开SOC FPGA 板子产生的设备树dts文件的时候会发现每个组件有一个节点名称,比如led_pio, sysid_qsys等,@字符的后面还有个地址,比如led_pio节点的@后面的地址是0x100010040: sysid_qsys节点的@后面的地址是0x100010000: 其实这个不 阅读全文
posted @ 2022-04-28 11:37 Doreen的FPGA自留地 阅读(230) 评论(0) 推荐(0)
 
摘要: SOC FPGA是在单一器件上集成有双核 ARM Cortex-A9 的硬核处理器和FPGA逻辑资源, 硬核HPS这一端与FPGA 通信的时候采用的是AXI 的总线: HPS-to-FPGA 和LW HPS-to-FPGA。 在设备树文件当中,systemid_qsys 这个组件的reg 有三个参数 阅读全文
posted @ 2022-04-28 11:27 Doreen的FPGA自留地 阅读(613) 评论(0) 推荐(0)

2022年4月18日

摘要: 编译2021年师资培训教材的lab2 的Nios工程遇到提示: /root/Desktop/UserDisk/Labs/Work_Shop/lab2/software/seg7_decoder_test_bsp/HAL/src/alt_main.c:154: undefined reference  阅读全文
posted @ 2022-04-18 16:16 Doreen的FPGA自留地 阅读(143) 评论(0) 推荐(0)
 
摘要: 参考友晶科技2021年的师资培训教材看到自定义IP 的信号导出是seg7_decoder_x8_conduit_end_new_signal : 但是有的学员操作的时候导出的是seg7_decoder_x8_conduit_end_writeresponsevalid_n 这是因为之前在自定义数码管 阅读全文
posted @ 2022-04-18 12:29 Doreen的FPGA自留地 阅读(59) 评论(0) 推荐(0)

2022年3月22日

摘要: 有人问在仿真RAM IP控制的工程代码时发现,wren为1,即写有效时,单口RAM 数据输出端口也有数据,不清楚是什么原因? 其实打开RAM 的IP自动生成的代码 你就会找到答案, 在代码里面读是能信号默认是1了。所以一直会有数据读出: 那读出的是当前写入的数据还是之前的旧数据呢? 这个要看你IP 阅读全文
posted @ 2022-03-22 14:13 Doreen的FPGA自留地 阅读(105) 评论(0) 推荐(0)

2022年3月18日

摘要: RAM IP 核简介 RAM 是随机存取存储器(Random Access Memory),是一个易失性存储器,可随时对任何地址写入或者读出数据。 RAM IP核实现 RAM IP核实现使用的是FPGA 内部的 RAM资源:M9K、LCs...... 单端口RAM 读和写使用同一个数据端口。 简单双 阅读全文
posted @ 2022-03-18 16:03 Doreen的FPGA自留地 阅读(519) 评论(0) 推荐(0)
 
摘要: Modelsim仿真 一、Modelsim的简介 ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述语言的仿真软件,该软件可以用来实现对设计的VHDL、Verilog HDL 或是两种语言混合的程序进行仿真,同时也支持IEEE常见的各种硬件描 阅读全文
posted @ 2022-03-18 15:41 Doreen的FPGA自留地 阅读(2245) 评论(0) 推荐(0)
 
摘要: 用modelsim 仿真ram遇到提示: # ERROR: No extended dataflow license exists 再往下滑动找到error提示: Instantiation of 'RAM' failed. The design unit was not found 原来我在工程里 阅读全文
posted @ 2022-03-18 10:43 Doreen的FPGA自留地 阅读(2026) 评论(0) 推荐(0)

2022年3月14日

摘要: 概述 该代码实现了一个简单的 ADC 数据采集功能,通过硬件寄存器操作控制 LTC2308 ADC 芯片,采集其指定通道的模拟信号并打印转换结果。 代码框架 如下: main.c 先是读取DE10-Standard开发板的开关值,将这个值作为通道选择信号输入给LTC2308控制器(adc_ltc23 阅读全文
posted @ 2022-03-14 16:52 Doreen的FPGA自留地 阅读(702) 评论(0) 推荐(0)
上一页 1 ··· 12 13 14 15 16 17 18 19 20 ··· 26 下一页