该文被密码保护。 阅读全文
posted @ 2017-12-31 09:54 笑着刻印在那一张泛黄 阅读(78) 评论(0) 推荐(0)
摘要: 下面以上图一个简单的FSM说明三段式Verilog状态机范式: 阅读全文
posted @ 2017-12-20 15:18 笑着刻印在那一张泛黄 阅读(476) 评论(0) 推荐(1)
摘要: 一、常规网表 二、直流分析网表 打开生成的.sw0文件可以看到如下的波形: Ids: Vd: Vg: 阅读全文
posted @ 2017-09-21 22:33 笑着刻印在那一张泛黄 阅读(2912) 评论(0) 推荐(0)
摘要: 一、模块框图及基本思路 rx_module:串口接收的核心模块,详细介绍请见“基于Verilog的串口接收实验” rx2fifo_module:rx_module与rx_fifo之间的控制模块,其功能是不断接收并将数据写入rx_fifo rx_interface:串口接收接口封装,也就是前两个模块的 阅读全文
posted @ 2017-09-01 15:58 笑着刻印在那一张泛黄 阅读(2290) 评论(0) 推荐(1)
摘要: 一、模块框图及基本思路 tx_module:串口发送的核心模块,详细介绍请参照前面的“基于Verilog的串口发送实验” fifo2tx_module:当fifo不为空时,读取fifo中的数据并使能发送 tx_fifo:深度为1024,8位宽度fifo tx_interface:前面几个模块的组合 阅读全文
posted @ 2017-08-30 15:09 笑着刻印在那一张泛黄 阅读(3050) 评论(0) 推荐(2)
摘要: 一、模块框图及基本思路 fifo_ip:ISE生成的IP fifo_control:在fifo未满情况下不断写入递增的四位数,每隔1s读出一个数据驱动Led显示 fifo_top:前两个模块的组合 二、软件部分 fifo_control: fifo_top: 三、硬件部分 黑金SPARTAN开发板 阅读全文
posted @ 2017-08-29 21:48 笑着刻印在那一张泛黄 阅读(1592) 评论(0) 推荐(1)
摘要: 一、模块框图及基本思路 tx_bps_module:波特率时钟产生模块 tx_control_module:串口发送的核心控制模块 tx_module:前两个模块的组合 control_module:发送控制模块,每秒触发一次发送 tx_top_module:tx_module+control_mo 阅读全文
posted @ 2017-08-28 21:02 笑着刻印在那一张泛黄 阅读(1443) 评论(0) 推荐(0)
摘要: 一、模块框图及基本思路 detect_module:检测输入引脚的下降沿,以此判断一帧数据的开始 rx_bps_module:波特率时钟产生模块 rx_control_module:串口接收的核心控制模块 rx_module:前三个模块的组合 control_module2:接受控制模块,不断接收串 阅读全文
posted @ 2017-08-28 20:07 笑着刻印在那一张泛黄 阅读(1612) 评论(0) 推荐(0)
摘要: 一、模块框图及基本思路 detect_module:检测按键输入脚的电平边沿变化 delay_10ms_module:延时消抖,输出按键有效信号 debounce_module:前两个模块的组合模块 key_control:按键信号控制Led key_demo:顶层模块 二、软件部分 detect_ 阅读全文
posted @ 2017-08-28 15:25 笑着刻印在那一张泛黄 阅读(2613) 评论(0) 推荐(0)
摘要: 一.安卓蓝牙开发基本流程 获取本地蓝牙适配器,打开蓝牙,获得已配对蓝牙设备列表 mBtAdapter = BluetoothAdapter.getDefaultAdapter(); mBtAdapter.enable(); Set<BluetoothDevice> pairedDevices = m 阅读全文
posted @ 2017-05-16 21:03 笑着刻印在那一张泛黄 阅读(264) 评论(0) 推荐(0)