不枉初心,砥砺前行

皮皮祥的博客

欢迎留言,评论

导航

上一页 1 ··· 39 40 41 42 43 44 45 46 47 ··· 58 下一页

2022年2月25日 #

ip: clock generator

摘要: 时钟发生器 (clock generator) 为同步时序电路产生时钟信号的器件或装置。最简单的时钟发生器是由奇数个反相器串接而成的环形振荡器,通过控制反相器的个数和/或连线的长度(延迟),可以得到不同周期的方波信号。由于器件参数的离散性,这种环形振荡器产生的时钟信号精度有限,一般只用于频率较低的简 阅读全文

posted @ 2022-02-25 15:27 皮皮祥 阅读(291) 评论(0) 推荐(0)

动态相位调整技术在FPGA中的设计与实现

摘要: 摘 要: 提出一种基于FPGA的动态相位调整实现方案。在高速数据传输接口中,由于数据窗缩小以及传输路径不一致,造成数据和时钟信号在FPGA的接收端发生位偏移和字偏移。动态相位调整技术根据当前各数据线物理状态,对各信号线动态进行去偏移操作,克服了静态相位调整中参数不可再调的缺点,使接口不断适应外部环境 阅读全文

posted @ 2022-02-25 15:08 皮皮祥 阅读(2729) 评论(0) 推荐(0)

常用电平标准(TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232)

摘要: 现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 TTL:Transistor-Trans 阅读全文

posted @ 2022-02-25 13:49 皮皮祥 阅读(3817) 评论(0) 推荐(0)

2022年2月22日 #

门控时钟和时钟使能

摘要: 在FPGA设计中,我们经常会使用分频的方法来得到一个我们需要的时钟频率,而在很多开发板厂家配套的教程里,他们常常会使用计数器分频得到的高低电平时钟来当做驱动时钟,这种方法简单易懂,但是,在工程设计中,这种方法是不被允许的。 门控时钟 门控时钟就是使用计数器和逻辑门翻转来产生的时钟,下面是典型的门控时 阅读全文

posted @ 2022-02-22 09:24 皮皮祥 阅读(395) 评论(0) 推荐(0)

2022年2月21日 #

状态机基础

摘要: 文章目录 前言状态机的设计状态浅析真正的状态抽象的状态与中间变量抽象状态的设计方法抽象状态与中间变量的权衡基本状态介绍初始态结束态中继态分支态复位态空闲态多余态状态的一些基本抽象原则基本原则一:按流程抽象基本原则二:按功能抽象基本原则三:按复杂度抽象状态机群的设计并联式状态机群串联式状态机群串行式状 阅读全文

posted @ 2022-02-21 10:18 皮皮祥 阅读(745) 评论(0) 推荐(0)

2022年2月16日 #

FPGA之锁存器

摘要: 前言 数字同步逻辑中应尽量避免产生锁存器,因为锁存器容易引起竞争、冒险,同时静态时序分析工具也很难分析穿过锁存器的路径。FPGA里面的latch是由查找表产生的。 由于fpga生成的latch路径和时延不确定,因此fpga内不建议用latch(除非一些场景必须使用组合逻辑和latch解决,且对lat 阅读全文

posted @ 2022-02-16 09:27 皮皮祥 阅读(1670) 评论(0) 推荐(0)

2022年2月15日 #

频率检测器

摘要: 频率计 频率计又称频率计数器,是一种专门对被测信号频率进行测量的电子测量仪器。 基准时钟:通常就是FPGA板上的晶振,一般FPGA开发板会提供一个50Mhz 的晶振作为时钟源。 计数法 计数法:直接计数 单位时间内被测信号的脉冲数量;这种方法测量精度高、速度快,适合不同频率、不同精度的测频需要。 适 阅读全文

posted @ 2022-02-15 17:28 皮皮祥 阅读(517) 评论(0) 推荐(0)

2022年2月14日 #

MMCM和PLL区别 BUFGCTR(BUFGMUX)

摘要: MMCM是混合模式时钟管理器,它的官方解释是:这是一个PLL,上面加上了DCM的一小部分以进行精细的相移(这就是它的混合模式的原因-PLL是模拟的,但是相移是数字的) 。 它是在PLL的基础上加上了相位动态调整功能,因为PLL是模块电路,而动态调相是数字电路,所以叫混合模式。MMCM是在Virtex 阅读全文

posted @ 2022-02-14 16:08 皮皮祥 阅读(2002) 评论(0) 推荐(0)

2022年2月9日 #

LVDS原理

摘要: 1 LVDS信号介绍 LVDS:Low Voltage Differential Signaling,低电压差分信号。 LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。 LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和 阅读全文

posted @ 2022-02-09 11:03 皮皮祥 阅读(2255) 评论(0) 推荐(0)

2022年1月20日 #

顺序语句概述

摘要: 顺序语句概述 特点:执行顺序和书写顺序基本一致 出现的位置:只能出现在进程和子程序中,子程序包括函数(function)和过程(procedure) 顺序语句种类 顺序信号/变量赋值语句 IF-THEN 语句 CASE 语句 LOOP 语句 RETURN语句 NULL语句 顺序信号/变量赋值语句 进 阅读全文

posted @ 2022-01-20 10:31 皮皮祥 阅读(420) 评论(0) 推荐(0)

上一页 1 ··· 39 40 41 42 43 44 45 46 47 ··· 58 下一页