hxing

拒绝思维懒惰,习惯深度思考,提升认知水平。

导航

2020年12月4日

USB Type-C设备是否需要CC逻辑芯片 ------ 转载

摘要: 转自:http://www.eeworld.com.cn/xfdz/2015/0323/article_40868.html USB Type-C凭借其自身强大的功能,在Apple, Intel, Google等厂商的强势推动下,必将迅速引发一场USB接口的革命,并将积极影响我们日常生活的方方面面。 阅读全文

posted @ 2020-12-04 09:55 hxing 阅读(1594) 评论(0) 推荐(0) 编辑

USB-PD充电协议 ------ 转载

摘要: 转载自:https://blog.csdn.net/qq_40662854/article/details/102466936?ops_request_misc=%257B%2522request%255Fid%2522%253A%2522160700491519726891175218%2522% 阅读全文

posted @ 2020-12-04 09:29 hxing 阅读(15696) 评论(0) 推荐(0) 编辑

2020年11月24日

FPGA editor 的使用之二 ------ 修改LUT ------ 转载

摘要: 转载自:http://blog.sina.com.cn/s/blog_6d784f8e0100t06o.html LUT是FPGA中实现逻辑的部件,由于采用了SRAM结构,因此一个LUT可以实现多种逻辑,实现的逻辑也可以通过FPGA Editor修改。 对于如下一段语句: wire [3:0] di 阅读全文

posted @ 2020-11-24 00:41 hxing 阅读(329) 评论(0) 推荐(0) 编辑

2020年8月25日

NVMe Over Fabrics技术架构概述 ----- 转载

摘要: 转载自知乎:https://zhuanlan.zhihu.com/p/76427803 NVMe Over Fabrics使用RDMA或光纤通道(FC)架构等Fabric技术取代PCIe传输。如图所示,除了基于RDMA架构的传输包括以太网(ROCE),InfiniBand和iWARP,当然,采用基于 阅读全文

posted @ 2020-08-25 00:08 hxing 阅读(479) 评论(0) 推荐(0) 编辑

2020年8月23日

verilog调试--- $test$plusargs和$value$plusargs的用法 ---- 转载

摘要: 转自:http://blog.sina.com.cn/s/blog_7861157f0102v4tf.html VERILOG的参数可以用define和parameter的方式定义,这种方法要求我们在编译前将变量必须定义好,编译完成之后再也不能修改; 然而,有时候我们在进行仿真时,需要从外部传递参数 阅读全文

posted @ 2020-08-23 22:42 hxing 阅读(1182) 评论(0) 推荐(0) 编辑

2020年8月22日

关于Xilinx芯片中Block RAM和Distributed RAM 的区别 ------ 转载

摘要: 转载自:https://blog.csdn.net/yzy19900402/article/details/45025901 块RAM 和 分布式RAM ① Xilinx 的FPGA结构主要由CLB、IOB、IR、Block RAM组成,其中CLB是最最重要的资源。 ② 以V5为例,1个CLB包括的 阅读全文

posted @ 2020-08-22 14:35 hxing 阅读(1470) 评论(0) 推荐(0) 编辑

2020年5月6日

如何估算一个芯片里的gate count

摘要: 参入设计芯片有一段时间了,但是对于如何估算芯片的gate count,却不怎么了解。今天来做一个总结。 我们谈到的gate count,也就是门数,其实是一个等效的门数,只是一个粗略的估计,不是精确值。 为了简便,工程师们一般把一倍驱动能力的、2输入的nand cell(nand2)的面积作为等效参 阅读全文

posted @ 2020-05-06 23:30 hxing 阅读(5624) 评论(0) 推荐(0) 编辑

2020年5月4日

从DVE界面复制

摘要: 在做仿真时,有时不小心误删了某些文件。这个时候你一定十分懊恼,为啥不小心! 我就遇到过这样的场景,心中无限句脏话想骂人。 本文记录一种方法,在遇到这种情况时,能挽回一点损失。 仿真时,如果用DVE看波形,恰巧误删的文件,你正好在DVE界面里打开了。 那么你可以先选中这个文件的所有内容,然后按鼠标中键 阅读全文

posted @ 2020-05-04 20:05 hxing 阅读(187) 评论(0) 推荐(0) 编辑

2020年4月29日

FPGA editor 的使用之二 ------ 增加delay之二

摘要: 在《FPGA editor 的使用之二 增加delay之一》这篇博文里,讲述了 一种 增加delay的场景和方法,那个典型的场景就是FPGA内部信号输出到PAD上,为了保证时序要求,增加了延时。在本篇博文里,介绍另一种增加延时的场景。 在一般的项目中,都会有外部输入到FPGA内部的信号,参入到内部逻 阅读全文

posted @ 2020-04-29 23:44 hxing 阅读(614) 评论(0) 推荐(0) 编辑

2020年4月12日

AMBA总线规范的学习总结(转载 )----APB

摘要: 之前在工作中用到了AMBA总线,私下对AMBA总线进行了初步地学习;后来一段时间又没有接触AMBA总线,就对AMBA总线的特点慢慢遗忘了。趁这次疫情带来的空闲时光,又重温了AMBA总线协议,今天就记录下对它的认识,以免再次遗忘。 下面的内容主要摘自《AMBA总线规范_中文》一文,对文中有些语句进行了 阅读全文

posted @ 2020-04-12 14:25 hxing 阅读(2530) 评论(0) 推荐(0) 编辑