上一页 1 ··· 7 8 9 10 11 12 13 14 15 下一页
摘要: http://hi.baidu.com/hieda/blog/item/8a69354a8ced712409f7eff9.html除了Clock之外,对于电路其他输出输入端点及其周边的环境(Boundary Condition)也要加以描述。在说明Boundary Condition之前,我们得对路径(Path)有更进一步的了解。上文曾提及STA会将电路中所有的Path找出来加以分析,但Path的定义是什么 呢?Path根据起点及终点可以分为4种:由Flip-Flop Clock输入到Flip-Flop资料输入(图十七左上)。 由主要输入(Primary Input,简称PI)到Flip-Fl 阅读全文
posted @ 2011-05-22 09:39 Hello Verilog 阅读(746) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/334c4ffab3844c8e9e5146f8.html前言 在制程进入深次微米世代之后,晶片(IC)设计的高复杂度及系统单晶片(SOC)设计方式兴起。此一趋势使得如何确保IC品质成为今日所有设计从业人员不 得不面临之重大课题。静态时序分析(Static Timing Analysis简称STA)经由完整的分析方式判断IC是否能够在使用者的时序环境下正常工作,对确保IC品质之课题,提供一个不错的解决方案。然而, 对于许多IC设计者而言,STA是个既熟悉却又陌生的名词。本文将力求以简单叙述及图例说明的方式,对STA的基础概 阅读全文
posted @ 2011-05-22 09:37 Hello Verilog 阅读(2797) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/1754402924bed7f999250afa.html文章简介:在超大规模数字集成电路的设计中,我们使用逻辑综合工具来完成从RTL设计到门级网表的转化。我们希望它综合出的门级网表与我们的RTL 设计在逻辑和时序上完全一致。但是某些书写风格和设计思路却会造成两者不一致的情况,降低我们的工作效率。本文列举了三种RTL设计与综合后网表不一致的 情况,并给出了解决方法.我们以Design Compiler为例,来说明设计RTL时应该注意的问题。在仿真和调试时,我们使用了NC-Verilog和Debussy。1.不完整的敏感量列 阅读全文
posted @ 2011-05-22 09:35 Hello Verilog 阅读(2833) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/0186018979efa8b40e244476.htmlZigBee is the name of a specification for a suite of high level communication protocols using small, low-power digital radios based on the IEEE 802.15.4-2006 standard for wireless personal area networksWPANs, such as Bluetooth. ZigBee 阅读全文
posted @ 2011-05-22 09:34 Hello Verilog 阅读(510) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/5e73e150c801726584352473.html摘要 首先介绍了Zigbee技术的概念、特点及协议框架,在此基础上探讨了ZigBee技术的应用,最后对其发展趋势做了展望。 关键词 ZigBee技术 IEEE802.15.4 发展趋势 1、简介 ZigBee技术是一种应用于短距离范围内,低传输数据速率下的各种电子设备之间的无线通信技 术。ZigBee名字来源于蜂群使用的赖以生存和发展的通信方式,蜜蜂通过跳ZigZag形状的舞蹈来通知发现的新食物源的位置、距离和方向等信息,以此 作为新一代无线通讯技术的名称。ZigB 阅读全文
posted @ 2011-05-22 09:33 Hello Verilog 阅读(794) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/eb78fd444aca4940510ffeef.html了解过去,我们才能知其然,更知所以然。总结过去,我们才会知道我们明天该如何去规划,该如何去走。在时间的滚轮中,许许多的东西就像流星一样一闪而逝,而有些东西却能经受着时间的考验散发着经久的魅力,让人津津乐道,流传至今。要知道明天怎么去选择,怎么去做,不是盲目地跟从今天各种各样琳琅满目前沿技术,而应该是去 —— 认认真真地了解和回顾历史。 Unix是目前还在存活的操作系统的元老了,走过了40年的历程(参看《Unix 40年:Unix年鉴》、《Unix 40年:昨天,今天 阅读全文
posted @ 2011-05-22 09:27 Hello Verilog 阅读(360) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/7c1b35c20957d639e5dd3bea.htmlUnix传奇(下篇)Unix是目前还在存活的操作系统的元老了,走过了40年的历程(参看《Unix 40年:Unix年鉴》、《Unix 40年:昨天,今天和明天》)。由它引发的思想变革,对当今计算机文化造成的深远影响。这是一段所有从事计算机行业人员尤其是软件开发人员需要了解的历史。Unix的传奇历史是整个计算机世界文化最具代表性的,它对整个计算机世界文化的影响也是最巨大,最深远的。他给人带来的不单单的对过去的回味,更为我们带来了计算机世界的新思潮。下篇Unix与黑客文 阅读全文
posted @ 2011-05-22 09:25 Hello Verilog 阅读(253) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/5457fd01cb1ad4da277fb58e.htmlWilliam Bradford Shockley (February 13, 1910 – August 12, 1989) was an American physicist and inventor. Along with John Bardeen and Walter Houser Brattain, Shockley co-invented the transistor, for which all three were awarded the 1956 阅读全文
posted @ 2011-05-22 09:24 Hello Verilog 阅读(1457) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/cf73653098f4eb95a8018e4d.htmlJack St. Clair Kilby (November 8, 1923 - June 20, 2005) was a Nobel Prize laureate in physics in 2000 for his invention of the integrated circuit in 1958 while working at Texas Instruments (TI). He is also the inventor of the handheld 阅读全文
posted @ 2011-05-22 09:20 Hello Verilog 阅读(2002) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/hieda/blog/item/ddcc93509a8e9f501038c299.htmlRobert Norton Noyce (December 12, 1927 – June 3, 1990), nicknamed "the Mayor of Silicon Valley", co-founded Fairchild Semiconductor in 1957 and Intel in 1968. He is also credited (along with Jack Kilby) with the invention of 阅读全文
posted @ 2011-05-22 09:16 Hello Verilog 阅读(2755) 评论(0) 推荐(0)
上一页 1 ··· 7 8 9 10 11 12 13 14 15 下一页