摘要: Cadence Allegro如何设置撤销步数?1、打开Setup—User preferences,如下图所示: 2、 点击打开Ui文件夹中的Undo的子文件夹,在max_undo_memory文本框修改undo次数,如下图所示: 阅读全文
posted @ 2023-05-09 09:47 花小宝宝 阅读(416) 评论(0) 推荐(0)
摘要: 复制过孔与走线的时候需要注意的点是带网络和不带网络的区别 阅读全文
posted @ 2023-05-08 17:29 花小宝宝 阅读(175) 评论(0) 推荐(0)
摘要: 1.下面图片中,更改CM设计规则后的显示,看上去好像所有过孔好像全部都连接在铜皮上,分不清过孔实际到铜皮之间的距离 2,解决办法 3,下图更新之后过孔避让效果出来了 阅读全文
posted @ 2023-04-27 11:06 花小宝宝 阅读(249) 评论(0) 推荐(0)
摘要: 1 , 2 3,框选所有的焊盘,如果只想单个焊盘全连接就单独选中想全连接的焊盘,这里是焊盘全选中 阅读全文
posted @ 2023-04-11 15:47 花小宝宝 阅读(781) 评论(0) 推荐(0)
摘要: 此方法不建议大家使用,比修改原理图重新导网表要麻烦些 1,设置软件 2,下图做个说明,任何与逻辑门相关的都是在LOGIC里修改 3 4.下图做个说明,这是以C0402为例,第4步的PACKAGE栏里填写封装,可以在Physical packages里面搜索查找 下面做一个错误提示说明,下图的错误信息 阅读全文
posted @ 2023-03-23 17:53 花小宝宝 阅读(3311) 评论(0) 推荐(0)
摘要: 上图设置好以后需要对它进行驱动,如下图 线距规则设置 上图设置完也要进行驱动 阅读全文
posted @ 2023-03-23 16:22 花小宝宝 阅读(260) 评论(0) 推荐(0)
摘要: 1,打开原理图 这里改原理图的ROOM,第一张原理图填写1,第二章原理图填2,以此类推 这里原理图改好后,重新导入第一方网表,然后切换到PCB文件 接下来是以个ROOM规则的设置 在PCB界面画两个方框,这里画两个方框代表两页原理图纸设置了ROOM 下图中第一个方框是第一张的原理图器件,第二个方框是 阅读全文
posted @ 2023-03-21 17:47 花小宝宝 阅读(649) 评论(0) 推荐(0)
摘要: 1,打开PCB-LIB封装文件,出走如下 保存一个PSM文件就好 阅读全文
posted @ 2023-03-21 17:14 花小宝宝 阅读(490) 评论(0) 推荐(0)
摘要: WARNING(SPMHNI-192). WARNING(SPMHNI-192): Device/Symbol check warning detected.下面一般会给出解释, 继续往下看. WARNING(SPMHNI-194)WARNING(SPMHNI-194): Symbol 'DO-21 阅读全文
posted @ 2023-03-21 16:57 花小宝宝 阅读(3946) 评论(0) 推荐(1)
摘要: 1,如下图0402的封装丝印被删掉了 阅读全文
posted @ 2023-03-21 16:38 花小宝宝 阅读(105) 评论(0) 推荐(0)
摘要: 1,封装修改好 阅读全文
posted @ 2023-03-21 16:30 花小宝宝 阅读(231) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2023-03-21 16:10 花小宝宝 阅读(48) 评论(0) 推荐(0)
摘要: 图1所示弯折的蓝线就是所谓的飞线,它表示的含意是我们导入的网表中两个PIN之间是有电气连接的,但我们还没有把两个PIN接起来(如图中所示,已经完成布线的网络连接是不会有飞线显示的)。 飞线的设置 飞线不代表电路的板的实际的电气连接,而是代表一种连接的需要。对于大部分PCB板来说,布板完成后板子上是不 阅读全文
posted @ 2023-03-21 15:21 花小宝宝 阅读(609) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2023-03-21 15:18 花小宝宝 阅读(836) 评论(0) 推荐(0)
摘要: sym origin :鼠标单击元器件后,会自动跳到做封装时的0.0位置 boly center :鼠标单击元器件后,会自动跳到几何中心的位置 user pick :鼠标双击元器件后,注意用于移动和选择整个模块(光标点哪里,那里显示) sym pin # 和 symbol pin # :symbol 阅读全文
posted @ 2023-03-21 10:58 花小宝宝 阅读(920) 评论(0) 推荐(0)
摘要: allegro软件中如何同时高亮一组相同Value值的元器件呢 第二步,在右侧Options选项卡中选择好需要高亮的颜色,Find选项卡中的下方Find By Name栏选择Symbol Type,再点击more, 阅读全文
posted @ 2023-03-21 10:55 花小宝宝 阅读(594) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2023-03-21 10:50 花小宝宝 阅读(84) 评论(0) 推荐(0)
摘要: 第一种方法:适用于整个原理图操作 第二种方法:使用与某张原理图操作 阅读全文
posted @ 2023-03-21 10:47 花小宝宝 阅读(51) 评论(0) 推荐(0)
摘要: 效果如下,把gnd网络就关闭了,比如要关闭电源信号,在电压值那个栏里填写电压数字即可。 阅读全文
posted @ 2023-03-21 10:45 花小宝宝 阅读(149) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2023-03-21 10:43 花小宝宝 阅读(137) 评论(0) 推荐(0)
摘要: 还需要在添加ADT和ABT,如下图 阅读全文
posted @ 2023-03-21 10:42 花小宝宝 阅读(69) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2023-03-21 10:38 花小宝宝 阅读(51) 评论(0) 推荐(1)
摘要: 1、可以删除掉,首先先把Subclass的内容删掉,然后去删Subclass。 2、在setup//subclass...里删掉自定义的subclass即可。 阅读全文
posted @ 2023-03-21 10:35 花小宝宝 阅读(758) 评论(0) 推荐(0)
摘要: 注意:导出选择MM,需要导入DXF也需要选择MM 阅读全文
posted @ 2023-03-21 10:33 花小宝宝 阅读(643) 评论(0) 推荐(0)
摘要: 解决方案如下图: 用高亮快捷键“小太阳”选中这根线,在点击低亮,在点击右侧的ALL。 阅读全文
posted @ 2023-03-21 09:59 花小宝宝 阅读(16) 评论(0) 推荐(0)
摘要: 2.鼠标要放在 pin脚周围,右健捕获管脚snap pick to pin,即可设置原点到管脚中心。 注意画焊盘时就要把原点定位在shape中心位置。 阅读全文
posted @ 2023-03-21 09:53 花小宝宝 阅读(1247) 评论(0) 推荐(0)
摘要: 2、打开Setup菜单栏下面的Design parameters选项,在Design parameters Editor对话框选择Design菜单栏,在Move origin标签下输入新的坐标就可以修改原点位置了 阅读全文
posted @ 2023-03-21 09:51 花小宝宝 阅读(508) 评论(0) 推荐(0)
摘要: 点击APPIY最后点ok 阅读全文
posted @ 2023-03-20 15:35 花小宝宝 阅读(92) 评论(0) 推荐(0)
摘要: 1,allegro怎么设置打开网络飞线 2,allegro怎么设置关闭网络飞线 阅读全文
posted @ 2023-03-20 14:57 花小宝宝 阅读(389) 评论(0) 推荐(0)
摘要: 1,丝印层的绘制 2.装配层的绘制,这里推荐比较便捷的操作,复制+Change, 这一步注意,装配层的Line width选择0,然后勾选 3,边界线的绘制,一般与丝印框一样大,或者比丝印框大一点,选择铜皮 添加位号,输入REFDES 添加Value 阅读全文
posted @ 2022-11-03 15:36 花小宝宝 阅读(555) 评论(0) 推荐(0)
摘要: 在PCB设计中,覆铜是一个重要的步骤,所以今天我们的任务是学习如何覆铜。下面就由小北PCB详细讲覆铜的步骤。 第一步:按快捷键ctrl+回车键,进入选项小窗口中。我们选择栅格和捕获》栅格。设置好铺铜与栅格的间距。 第二步:设置覆铜的线宽:点击铺铜工具,给需要画铜的网络覆上铜。如下图所示。当覆铜线宽小 阅读全文
posted @ 2022-08-24 10:23 花小宝宝 阅读(5422) 评论(0) 推荐(0)
摘要: 走线时点击右键via pattern——horizontal(水平)——vertical(垂直) 阅读全文
posted @ 2022-08-03 11:06 花小宝宝 阅读(1629) 评论(0) 推荐(0)
摘要: 方法一:仅更新单个铜皮 如下图操作,①选中铜皮选择命令;②选中你要更新的铜皮;③右键铜皮,选择Update Shape,即可更新单个铜皮。 方法二:通过菜单栏来更新所有铜皮如下图操作:①选择菜单栏:Shape -> Global Dynamic Params…,来打开铜皮管理器;②在Shapefil 阅读全文
posted @ 2022-08-01 15:42 花小宝宝 阅读(3504) 评论(1) 推荐(0)
摘要: 参考层: 参考层其实是针对走线来说的,目的是让走线的质量不受影响。从信号完整性的角度来看,是为了阻抗的连续性管控,为了回流路径的尽量短。 参考层可以是GND平面也可以是电源平面: 如果电源层是低噪声的,并且在参考平面过渡处有合适的解耦缝合,从而确保高频返回路径的连续性,则允许电源层作为参考平面。如果 阅读全文
posted @ 2022-07-28 10:16 花小宝宝 阅读(678) 评论(0) 推荐(0)
摘要: Allegro器件对齐操作详细解读 第一、我们切换到Placement Edit模式下 第二、选择所需要对器,右击选择Altign components命令 第三、选择对齐的方式。 Allegro的器件对齐操作就讲到这里,在实际操作过程种,我们一盘不会去用这个方法。我们利用器件栅格。罢放器件时,我们 阅读全文
posted @ 2022-05-12 10:57 花小宝宝 阅读(3979) 评论(0) 推荐(0)
摘要: allegro中,如何更改已有铜皮到别的层 1先点击generaledit按钮 2,然后在右侧find栏,勾选shapes 3,左键选中铜皮 4,右键选择-change to layer--top 阅读全文
posted @ 2022-05-10 13:40 花小宝宝 阅读(1426) 评论(0) 推荐(0)
摘要: allegro在设计时,遇到rotate只能旋转一次的情况 1、运行allegro软件,随后在菜单栏下方单击选中“Etchedit”按钮 2、随后使用鼠标左键在主界面中选中我们想要旋转的元件!在复选里选下面这样即可解决 阅读全文
posted @ 2022-04-19 15:59 花小宝宝 阅读(1051) 评论(0) 推荐(0)
摘要: Cadence Allegro中如何修改字体和大小? 问题描述:Allegro中如何修改元件位号的字体和大小?解决方法: 在右边Options侧边栏中设置如下图所示,若要更改字体,只需调整Text block字体大小即可。 二、修改丝印字体的粗细的方法: 1、选择Setup菜单栏下Design Pa 阅读全文
posted @ 2022-04-13 09:21 花小宝宝 阅读(1912) 评论(0) 推荐(0)
摘要: 1 扩展资料,如果保存文件时一直提示说覆盖前文件,这时候检查同一个文件夹下有没有相同的文件名,如果有选择覆盖,如果还是不行选择删除一个相同的文件名,加入文件夹下面只剩这一个文件名的文件还是提示说覆盖或者另存为时,设置下面操作即可解决 阅读全文
posted @ 2022-04-11 14:43 花小宝宝 阅读(212) 评论(0) 推荐(0)