随笔分类 - 电路设计
摘要:这是一款Xilinx FPGA的下载器。 左侧USB接口经过Cypress的usb控制器CY7C68013A-100AXC做接口转换,然后跟Lattice的LFXP2-17E-6FTN256I通信,这个小FPGA用来实现jtag协议,最后经过SN74LVC244A buffer后输出到jtag接口。
阅读全文
摘要:打开:封装库编辑器 -> 新建封装 “BGA-900_31.0x31.0mm_P1.0mm” 设置:网格 1.0000mm(39.37 mils) 添加焊盘:因为Ball的尺寸是0.6mm,按规定pad做0.5mm,SMD,圆形;关联F.相关层 选中焊盘右键->创建阵列:30x30pin,pitch
阅读全文
摘要:新建symbol,选好存放库,试着放一根pin上去,保存。 接下来只需要用Notepad++等打开.lib编辑即可。 举例,建一个内存颗粒 MT41K256M16 成品效果展示: 除了pin的名字和位置号外; 还需要定义这根pin的起始坐标,以及长度。起始坐标可以从(0, 0)开始,长度最好定义为2
阅读全文
摘要:LVDS接口类型 一种是HR bank的LVDS_25,Vcco=2.5V,也就是通常说的LVDS接口。 The LVDS_25 I/O standard is only available in the HR I/O banks. It requires a VCCO to be powered
阅读全文
摘要:对LVDS接口的研究 LVDS Output VOS – Offset voltage: the common-mode voltage of the LVDS output。 Output Common-Mode voltage 共模输出电压VOCM,在driver端叫做 offset volta
阅读全文
摘要:一、 slave端spi >> PMU >> PE
阅读全文
摘要:Low-Voltage Differential Signaling 低压差分信号。 目前,流行的LVDS技术规范有两个标准:一个是 TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是 [1] IEEE 1596.3标准。 标准推荐的最高数据传输速率是655
阅读全文
摘要:一、SPI Modes Serial Peripheral Interface Bus At CPOL=0 the base value of the clock is zero, i.e. the idle state is 0 and active state is 1. For CPHA=0,
阅读全文
摘要:一、选择风扇类型:Qualtek FAD1-06020CSHW11 12V/0.16A 只有VCC和GND两根线外接,内部采用AH276霍尔磁性传感器。(DIODES or Anachip) 实测数值: 12V-85mA 11V-78mA 10V-72mA 9V-66mA 8V-59mA 7V-53
阅读全文
摘要:1、pmu-adc-iic等辅助电路全部用ps控制,pl全部释放给dut。 1)pmu:sync-sclk-sdi-sdo-busy,务必添加sdo; 2)adc:sclk-dout-ready 3)iic:scl-sda,address 2、pmu告警:亮灯+beep,另外把alarm信号隔离后引
阅读全文
摘要:夹层连接器 Mezzanine Connectors Molex PMC平行板连接器,1.0mm-pitch,64pin 84pin,高度8 mm, 10mm, 13mm, and 15 mm http://www.mouser.com/ds/2/276/0717420001_PCB_RECEPTA
阅读全文
摘要:主板4针CPU风扇针脚定义如下: 说明: GROUND:地PEOWER:电源,一般是12V.SENSE:传感器信号针CONTROL:风扇转速控制针,通过该针的电压控制风扇转速。 PC机内4线风扇,参考型号 猫头鹰NF-A6x25 PWM 4根线分别是:PWM - 测速 - 12V+ - 地线(pin
阅读全文
摘要:在某电子商城网上买了松下的PA1a-5V继电器,控制交流电,大概率在吸合之后不释放。 拆开外壳如下图,绿框是线圈控制部分,红框是交流接触部分。 线圈通电后,中心的铁块磁化,吸合另一块带黑胶绝缘的铁条,该铁条再推动铜色的触点吸合。以此实现了高压隔离。 控制切换中,能够听到释放的声音;拆开后也能看到铁条
阅读全文
摘要:分析几个芯片的控制接口,为下一步写verilog代码做准备。 首先,受限于adc的work频率最大27mhz,整个控制模块的平台 clk=20mhz,50ns。 供电芯片 4个共用一个spi接口,通过/sync[4:1]来区分,相当于片选信号 时序分析: t1=20ns(min)@3.3V,sclk
阅读全文
浙公网安备 33010602011771号