1 2 3 4 5 ··· 8 下一页
 
摘要: 1. 液晶屏概述 显示屏LCD MIPI DSI4 lane,支持分辨率720*1280,60HZ彩色显示。用于对接国产GOWIN的NR-9C的开发板和LATTICE的CROSSLINK开发板,显示MIPI DSI 功能。 MIPI DSI是4-LANE,MIPI速率在480MHZ。支持LP模式初始 阅读全文
posted @ 2023-10-08 17:21 szfpga 阅读(1317) 评论(0) 推荐(0)
 
摘要: 在de2-115板子上,关于计算sdram的频率。 阅读全文
posted @ 2012-07-30 22:38 szfpga 阅读(892) 评论(1) 推荐(0)
  2025年5月28日
摘要: 1) 断电,对接好开发板。保持引脚一致性。如下图所示,连接好显示器。NR-9 在 VIO0 区,2AR-18 在 VIO0 区域 2)设定 NR-9 的 VIO0 电压为 3.3V,或者 2AR-18 的 VIO0 电压为 3.3V。 NR-9 的短接要求, 2AR-18 短接要求 2) 下载代码。 阅读全文
posted @ 2025-05-28 18:23 szfpga 阅读(65) 评论(0) 推荐(0)
摘要: 1. 概述 RGMII 开发板主芯片是RTL8211FD。配套国产GOWIN的2AR-18和NR-9C的开发板,测试RGMII的千兆以太网数据发送和接收功能。 开发板的代码是基于MAC模式,通过循环发送计数器来判断包发送和接收是否正确。 阅读全文
posted @ 2025-05-28 18:17 szfpga 阅读(71) 评论(0) 推荐(0)
  2025年5月23日
摘要: 1.概述 ANLOGIC AL-LINK是用于国产FPGA ANLOGIC 安路的芯片编程设备。使用TD 软件来下载烧录板载芯片。并且速度最大可以支持6Mb/s,极速完成下载和波形调试功能。相比USB CABLE速度更快,在大容量的FPGA更稳定烧录和调试。 2. 产品特点: 1) 支持所有ANLO 阅读全文
posted @ 2025-05-23 13:15 szfpga 阅读(23) 评论(0) 推荐(0)
  2025年5月22日
摘要: 在vivado 打开对应的Open Synthesis 或者Open Implementation,在命令Tcl Console 输入对应的指令可以找到查找的结果内容。 在命令中,输入get_* pattern_name 找到对应的端口。 get_ports , 输入输出 get_cells 某个单 阅读全文
posted @ 2025-05-22 12:05 szfpga 阅读(88) 评论(0) 推荐(0)
  2025年5月21日
摘要: 1.概述 GWSR-4C 开发板芯片型号为GW1NSR-LV4CQN48PC7/I6,C版本,QN48封装,资源是4608,有10个18K BRAM,以及2个PLL,内置HyperRAM 64Mb, 可以用于电机,图像测试。内置ARM-M3硬核,可以替换简单的MCU应用。 2.开发板特性 GWSR- 阅读全文
posted @ 2025-05-21 21:15 szfpga 阅读(19) 评论(0) 推荐(0)
  2025年5月15日
摘要: 找不到设备怎么办? 先确认下载器是否被系统识别,正常情况下在设备管理器是两个USB Serial 名称。然后Dectect Cable,确保在A-000通道上操作。再次Scan 扫描到芯片,如果出现黄色提示,再次点击芯片,选择保存工程。 老的芯片或者布线太长的芯片,TCK降速测试,设定TCK Div 阅读全文
posted @ 2025-05-15 16:16 szfpga 阅读(12) 评论(0) 推荐(0)
  2025年5月12日
摘要: 1. 概述 USB Blaster II是用于Intel(Altera) FPGA/CPLD高速编程设备。并且用于Intel FPGA有快的速度,最高24M运行工作。支持FPGA/CPLD仿真调试编程烧录,以及外部配置EPCS,EPCQ,EPCQL Flash以及其他 并行Flash配置。 USB  阅读全文
posted @ 2025-05-12 17:11 szfpga 阅读(87) 评论(0) 推荐(0)
  2025年4月29日
摘要: ​ 对于Xilinx的IP文件是XCI文件。但是gen目录可能到处都会生成。 修改xci文件,修改两个目录选项。 "gen_directory": ".", 这个设定是. 当前目录下 "OUTPUTDIR": [ { "value": "." } ], 这个设定是. 当前目录下 这两个条件满足后,x 阅读全文
posted @ 2025-04-29 14:09 szfpga 阅读(41) 评论(0) 推荐(0)
摘要: xilinx multiboot 是通过约束设定指令,生成IROG指令跳转升级区域。 但是如果升级区域,在升级过程中遇到断电情况,会导致升级区域无法启动。 仔细观察升级过程断电会造成什么情况,是整个区域会填充FF数值,其中数值超过32个,会导致FPGA编程IROG指令,FPGA以为是启动区域,死循环 阅读全文
posted @ 2025-04-29 14:02 szfpga 阅读(14) 评论(0) 推荐(0)
  2025年4月28日
摘要: 深圳市飞录科技有限公司 1. 概述 Xilinx JTAG-HS3是 XILINX 的USB转JTAG的高速仿真器,可以下载、烧录和仿真Xilinx FPGA和CPLD芯片,以及配置PROM、FLASH。 目前也可以兼任国产的复旦微FPGA的烧录和仿真,以及兼容国产易灵思的烧录仿真功能。 Xilin 阅读全文
posted @ 2025-04-28 17:17 szfpga 阅读(116) 评论(0) 推荐(0)
1 2 3 4 5 ··· 8 下一页