带AXI4-stream接口的自定义IP核example design分析(一)
摘要:该随笔是在使用XLINX自定义IP核的功能中所记录,内容包含了如何自定义IP核,以及如何在XLINX的官方代码基础上进行修改,达到符合我们需求的目的。 背景如下,自定义IP核是为了在使用block design时,将rtl代码能够用图形化的方式加入到整个block design中从而能够更方便的使用
阅读全文
AXI Interrupt Controller (INTC) v4.1 IP核学习(一)
摘要:官方文档如下https://byu-cpe.github.io/ecen330/media/interrupts/pg099-axi-intc.pdf 介绍如下,简单来讲,这是一个将多个外部中断合并为一个中断输出的IP核,存储有中断向量地址、检查、启用和确认中断的寄存器并可以通过AXI4 Lite接
阅读全文
PL端DDR4的MIG IP核配置及example design分析(个人记录)
摘要:第一种配置方法如下。按最高2666MHz配置,这边输入的参考时钟看个人板卡情况,我这边输入是200MHz。 第二种配置方法如下。按2400MHz配置(需要换芯片型号),这边输入的参考时钟看个人板卡情况,我这边输入是200MHz。 这边是输入时钟设置及输出时钟设置。我这边输入是差分时钟,且不需要再要其
阅读全文
AXI4-Stream Data FIFO(2.0)
摘要:IP核具体设置如下,数据宽度64bit,深度32,启用了包传输。 打开Example Design 三个IP核和两个AXI读写模块。 clk_wiz_0是mmcm IP核,提供工作时钟,proc_sys_reset_0是系统复位 IP核,提供复位信号,axis_data_fifo是本次的仿真IP 核
阅读全文