随笔分类 -  硬件电路

摘要:说明 本文源自作者读研期间的一份作业报告,主要基于建立时间、保持时间等时间约束参数推导时序分析公式,并通过实验进行验证。 因时间久远,某些实验数据和理论推导可能存在缺失,且难以回忆。若对读者造成理解困难,还请见谅~ 相关实验参见以下两篇文章: 采用流水线技术实现8位加法器 Stratix内... 阅读全文
posted @ 2014-06-13 14:42 clover_toeic 阅读(2808) 评论(0) 推荐(6)
摘要:Stratix和Stratix GX系列器件内嵌TriMatrix存储块包括512-bit M512块、4-Kbit M4K块及512-Kbit M-RAM块。TriMatrix存储结构可对输入和输出RAM块的信号加上寄存器级,实现同步(pipelined) RAM。所有TriMatrix存储器... 阅读全文
posted @ 2014-06-13 08:18 clover_toeic 阅读(2119) 评论(3) 推荐(1)
摘要:说明 本文基于FPGA和CPLD器件,采用非流水线和流水线技术实现8位加法器,并对比其Quartus II仿真结果和波形时序。 器件选择: Stratix:EP1S40F1020C5(FPGA) MAX7000S:EPM7064SLC44-5(CPLD)实验一 FPGA实现8位加法器 程序... 阅读全文
posted @ 2014-06-12 16:48 clover_toeic 阅读(6550) 评论(0) 推荐(6)
摘要:过程赋值:用于对reg型变量赋值,改变寄存器的值或为以后排定改变。 语法{阻塞性(blocking)赋值} RegisterLValue = [TimingControl] Expression;{非阻塞性(non-blocking)赋值}RegisterLValue Analysis &... 阅读全文
posted @ 2014-05-27 16:35 clover_toeic 阅读(21141) 评论(2) 推荐(3)