rongchengjinhua

导航

2022年5月3日 #

时序逻辑电路的设计

摘要: 时序逻辑电路是指电路任何时刻的稳态输出不仅取决于当前的输入,还与前一时刻输入形成的状态有关。这跟组合逻辑电路相反,组合逻辑的输出只会跟目前的输入成一种函数关系。换句话说,时序逻辑拥有储存元件来存储信息,而组合逻辑则没有。 常见的基于时序逻辑的功能电路有很多种,本节将以最常用也是最基础的的计数器为例介 阅读全文

posted @ 2022-05-03 16:42 容程锦华 阅读(318) 评论(0) 推荐(0) 编辑

2022年4月27日 #

嵌入式系统第四堂课总结

摘要: 嵌入式系统总线与通信接口 总线是各种信号线的集合,主要参数为总线带宽、总线位宽、总线工作频率。 常用总线:USB、IIC、SPI、RS232C/485 ISA、PCI、CPCI总线比较古远,在通用计算机中使用得比较广泛。 不同的总线本质上都是用不同的手段规定如何表示1和0。 串行通信RS标准接口 串 阅读全文

posted @ 2022-04-27 16:03 容程锦华 阅读(18) 评论(0) 推荐(0) 编辑

电能质量控制第四节课总结

摘要: 模拟电路用运放和电容电阻去搭建滤波电路,最大的缺点是器件参数会变化。可能会随着时间和外部环境的变化而发生漂移。 而数字电路最大的问题是时延——取决于采样频率和计算速度。如果采样时间越短,带宽就越大,而对计算的要求也更高。 数字电路相对来说比较稳定,更加灵活(可以直接在程序里面改)。 全通滤波在需要调 阅读全文

posted @ 2022-04-27 09:11 容程锦华 阅读(21) 评论(0) 推荐(0) 编辑

2022年4月24日 #

电能质量控制第三堂课总结

摘要: 傅里叶变换是傅里叶当时在研究热力学问题时提出来的:对于一个周期性的信号进行分析不好分析,就将其进行投影,则这个周期性的信号投影就是圆周信号的组合。 傅里叶分析之掐死教程(完整版)更新于2014.06.06 - 知乎 (zhihu.com) 可以把傅里叶变换堪称全波形的滤波器 变压器采用星形-三角形绕 阅读全文

posted @ 2022-04-24 20:08 容程锦华 阅读(28) 评论(0) 推荐(0) 编辑

2022年4月22日 #

电能质量控制第二节课总结

摘要: 为什么世界上几乎所有的输电线都用交流而不用直流? 直流电调功率好比举重,把电压升上去就可以了; 交流电调功率好比走路,抬脚做的是无功功率,迈步是有功功率,抬脚是升高电压,迈步是改变相位。 收电费的时候尤其要注意无功功率的费用。尽管无功功率没有做有用功,但是无功功率的增加了电路中的电流容量,这部分电流 阅读全文

posted @ 2022-04-22 19:47 容程锦华 阅读(195) 评论(0) 推荐(0) 编辑

2022年4月20日 #

嵌入式系统第二堂课总结

摘要: 嵌入式系统:软件+硬件 二层或三层结构:嵌入式系统硬件平台,嵌入式操作系统(可选)、应用程序 自动化专业学习的内容:对物理世界进行线性化。 自动化硕士要求:有一定创新;博士要求:有创新。 但是现在创新都变成细枝末节,不像生命科学,有钱砸设备进行实验科学,论文好发。 中科院自动化所相对于高校有实际应用 阅读全文

posted @ 2022-04-20 15:56 容程锦华 阅读(36) 评论(0) 推荐(0) 编辑

第一节电能质量控制技术课堂总结

摘要: 上课前高老师先遵遵教导我们,研究生要有一些思考,不能混日子。 我们这门课不管是否与这门课紧密结合,都希望能够跨界学学习。举了一个清华博士的例子,去课题组与所有人交流过后了解了各方向的精髓。 正式课: 我们平时用的家庭电路是单相交流电。一根火线对应一相,ABC三根火线是三相。零线不能叫相。 Z=R+j 阅读全文

posted @ 2022-04-20 08:50 容程锦华 阅读(71) 评论(0) 推荐(0) 编辑

2022年4月19日 #

科技写作实训第二节课笔记

摘要: 宋老师给我们看了一个视频——黑泽明导演的采访 很多年轻人想当导演,但是门槛很高,黑泽明导演建议先从写剧本开始,只需要一支笔和纸就可以。 把写作要当成一个习惯。写作就像登山一样,不要看着顶峰,而是要看着脚下。不能因为中途痛苦就放弃。加强阅读习惯,现在的很多年轻人并没有阅读的习惯。 老师给我们推荐一篇文 阅读全文

posted @ 2022-04-19 19:15 容程锦华 阅读(28) 评论(0) 推荐(0) 编辑

FPGA配置电路设计

摘要: Cyclone IV E FPGA要能够正常的工作,除了需要合理的供电外,还需要有正确的配置电路。 Cyclone IV E FPGA是基于SRAM的结构的,而SRAM中的数据掉电就会丢失,因此系统上电后,必须要由配置电路将正确的配置数据加载到SRAM中,然后FPGA才能够正常的运行。 Cyclon 阅读全文

posted @ 2022-04-19 17:29 容程锦华 阅读(1148) 评论(0) 推荐(0) 编辑

FPGA_IO Bank供电方案

摘要: Cyclone IV E FPGA器件中,每个器件的IO口都分成了8组,每一组称为一个IO Bank。 同一个Bank中的所有IO供电相同,各个Bank的IO供电都可以不同,IO供电支持1.2V、1.5V、1.8V、2.5V、3.0V、3.3V多种电平标准。 具体的可根据该Bank上的IO功能确定 阅读全文

posted @ 2022-04-19 16:30 容程锦华 阅读(2312) 评论(0) 推荐(0) 编辑