2011年12月30日

a

摘要: // ********************************************************************* //// Filename: vga_controller.v //// Projects: vga generator pattern //// without external clock //// Function: //// // // Author : Leo //// Date : 2011-12-30 //// Version : 1.0 //// Company : //// ****************************. 阅读全文

posted @ 2011-12-30 16:28 LiangXuan 阅读(325) 评论(0) 推荐(0)

2011年12月5日

[转载] 异步FIFO及verilog原码

摘要: 这几天看了Clifford E. Cummings的两篇大作《Simulation and Synthesis Techniques for Asynchronous FIFO Design》and 《Simulation and Synthesis Techniques for Asynchronous FIFO Design with Asynchronous Pointer Comparisons》颇有感想,真可谓经典之作,不可错过。1.什么是FIFO?FIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这.. 阅读全文

posted @ 2011-12-05 17:34 LiangXuan 阅读(1567) 评论(0) 推荐(0)

2011年12月1日

[笔记] Frequncy Divider

摘要: Abstract 本文讨论FPGA设计中最常用的分频器的设计,奇数分频,偶数分频,小数分频;Introduction 偶数分频:如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。 clkdiv_even.v//clkdiv_24,n=12module clkdiv_even(// inputinput clk_50,input rst_n,// outputoutput reg clkdiv_even);parameter PER... 阅读全文

posted @ 2011-12-01 11:08 LiangXuan 阅读(607) 评论(0) 推荐(0)

2011年11月21日

[笔记] SRAM Controller

摘要: Abstract 本实验实现了对SRAM每一个地址进行遍历读/写操作,然后对比读写前后的数据是否一致,最后通过一个LED灯的亮灭进行指示;Introduction DE2-115上用的SRAM是IS61WV102416BL(1Mx16 High-Speed Asynchronous CMOS Static RAM With 3.3V Supply) 我们把SRAM_CE,SRAM_OE,SRAM_UB,SRAM_LB置0,这样写操作时,只需送数据和地址,同时把SRAM_WE拉低,然后延时Twc时间在把SRAM_WE拉高,这时就把数据写入相应的地址;读数据时,只需把需要读出的地... 阅读全文

posted @ 2011-11-21 23:51 LiangXuan 阅读(4110) 评论(2) 推荐(1)

2011年11月16日

1

摘要: 中国移动公共wifi的密码】:卡号:15821275836密码:159258卡号:15800449592密码:159258卡号:15800449954密码:159258卡号:15800449940密码:159258中国电信但凡你的手机能搜到中国电信的chinanet的热点覆盖,全国公免账号07953591377密码3591377 阅读全文

posted @ 2011-11-16 08:37 LiangXuan 阅读(243) 评论(0) 推荐(0)

2011年11月15日

[笔记] SDRAM读写控制

摘要: SDRAM时序--读高手进阶,终极内存技术指南 阅读全文

posted @ 2011-11-15 17:47 LiangXuan 阅读(580) 评论(0) 推荐(0)

2011年11月9日

[笔记] 3C认证相关事宜案例记录

摘要: CCC:中国强制认证(China Compulsory Certification);主要包括两个部分:电磁兼容型式实验报告和安全型式实验报告;其中电磁兼容又包括电磁兼容又包括传导和辐射两个部分. 一、欧帝外置式处理器传导实验: 欧帝外置式处理器在无锡3C测试传导的试验中测试,连续两次都未过:所用电源为TDK-Lambda SWS300A-5/CO2(Input:100-240VAC~4.4A;Output:5V~55A) 1. 第一次是不加任何对策的; 第二次是将开关电源上的螺丝通过粗导线连接至电源线的地; 2. 下图是开关电源连接图,其中电路设计时把-V和电源保护地... 阅读全文

posted @ 2011-11-09 10:02 LiangXuan 阅读(1261) 评论(0) 推荐(0)

2011年11月3日

[笔记] OrCAD Application Summarize

摘要: 一、原理图库中添加新的属性: 1. 打开元件库,双击元件调出user properties编辑对话框; 2. 单击new创建新属性,命名为Vender, Value设为"厂商名"; 添加PN(Part Number); 二、原理图库中添加元件封装 1. Option-->Package Properties 阅读全文

posted @ 2011-11-03 15:25 LiangXuan 阅读(266) 评论(0) 推荐(0)

2011年10月31日

[笔记] 什么是欠采样?

摘要: 采样定理:一个带宽为fb的模拟信号,采样速率必须为 fs > 2fb,才能避免信息的损失。实际所需最小采样频率是信号带宽的函数,而不仅取决于它的最大频率成份。通常来说,采样频率至少必须是信号带宽的两倍,并且被采样的信号不能是 fs/2 的整数倍,以防止混叠成份的相互重叠。 欠采样是在测试设备带宽能力不足的情况下,采取的一种手段,相当于增大了测试设备的带宽,从而达到可以采样更高频率信号的能力。 根据采样理论,对复杂信号(由数种不同频率的分量信号组成)进行采样时,如果采样时钟频率不到信号中最大频率的两倍,则会出现一种称为“混叠”的现象。当采样时钟频率足够低时,则导致一种称为“欠采样”的混.. 阅读全文

posted @ 2011-10-31 13:47 LiangXuan 阅读(1534) 评论(0) 推荐(0)

2011年10月29日

[笔记] 工作札记之PCB Layout

摘要: 一、PCB Layout Notes: 1. DVI/HDMI的TMDS信号到SiI1161CTU的TMDS信号接收端的差分走线长度理论上应当少于10cm(虽然尚未被鉴定); 2. TMDS差分走线尽量避免走过孔,如果必须要走的话,应当差分对同时走,以使两根先都有等效的反射特性; 3. SiI1161CTU的封装里的ePad必须要话,且布线时连接到GND,应为焊与不焊,焊接是否完全将直接影响到-温度和频率之间的关系; 4. SiI1161去耦和旁路电容的设置: 阅读全文

posted @ 2011-10-29 10:15 LiangXuan 阅读(537) 评论(0) 推荐(0)

导航