摘要:
6.1.2 折叠电阻串DAC 为了减少数字解码的数量以及大的容性负载,可以使用折叠电阻串D/A,如下图所示[Abrial,1988]: 这种方式使得解码非常类似于数字存储器,从而减少了总的解码区域。在上图中的4-bit例子中,为了转换数字码,高2比特{b1,b2}决定了需要选中的单个字线(其他的保持 阅读全文
posted @ 2024-04-26 15:28
sasasatori
阅读(273)
评论(0)
推荐(0)
摘要:
6.1.1 电阻串DAC 最直接的实现\(N-bit\) D/A转换器的方式是产生\(2^N\)个参考信号,并根据数字输入码,将合适的信号传递到输出。我们将这种D/A转换器成为基于解码器的转换器。 最早的8-bit集成MOS D/A转换器是基于通过一个开关网络选择一部分分段电阻串[Hamade,19 阅读全文
posted @ 2024-04-26 14:49
sasasatori
阅读(1161)
评论(0)
推荐(0)

浙公网安备 33010602011771号