随笔分类 - SOC
存放一些带有处理器并运行软件程序的文章
摘要:介绍了基于or1200的soc系统中,符合wishbone总线规范的,sram,ssram控制器的设计方法与验证方法,所做设计均在modelsim中仿真通过和在FPGA上验证通过。
阅读全文
摘要:练习了下写Avalon master。整个例子有3个接口,一个从端口,两个主端口。其中两个主端口一个用于读,另一个用于写。从端口对整个模块进行控制。整个模块实现了一个简易dma的功能(不带fifo)。主要的控制信号有源地址S_addr,目的地址D_addr,以及数据搬运的长度Longth。
阅读全文
摘要:本次编译与上次编译几乎所有的代码都是一样的,所不一样的是,本次编译过程,是按自行编写C run time文件及link script的步骤操作的,它可以使我们认识带newlib C库时系统的启动过程和自定制地控制代码的编译过程。
阅读全文
摘要:构建基于aemb的sopc系统,改写opencores上aemb工程中仿真脚本,用modelsim单独对处理器仿,和由阅读aemb工程中提供的测试软件而查阅的相关笔记
阅读全文
摘要:构建基于aemb的sopc系统笔记,主要参考《MicroBlaze Processor Reference Guide》
阅读全文
摘要:构建基于aemb的sopc系统笔记,主要参考aemb的网页和《AEMB 32-bit Microprocessor Core Datasheet》文档
阅读全文
摘要:or1200最小系统,or1200+wishbone_conmax+onchip_memory+gpio+uart, modelsim仿真 + DE2验证, 把SW的输入在LEDR输出显示,在hyperterminal上显示hello world!
阅读全文
摘要:接上一篇(原创)基于or1200最小sopc系统搭建(一)--搭建及仿真(DE2,DE2-70)现在构建QuartusII工程。并下载到DE2开发板上观察效果。
阅读全文
摘要:基于or1200最小sopc系统搭建(一)--搭建及仿真
做一个or1200的最小系统,or1200+wishbone+ram+gpio,在DE2平台上实现读取SW的值然后再LEDR上显示出来的简单程序。做到仿真
阅读全文
摘要:Altera 1-port ram 的wishbone slave接口写法,并用wishbone master BFM验证
阅读全文
摘要:搭建基于NiosII的SOPC系统,并移植uClinux,编译环境Vmware+Ubuntu9.04
阅读全文

浙公网安备 33010602011771号