会员
众包
新闻
博问
闪存
赞助商
HarmonyOS
Chat2DB
所有博客
当前博客
我的博客
我的园子
账号设置
会员中心
简洁模式
...
退出登录
注册
登录
jgliu
博客园
首页
新随笔
联系
订阅
管理
1
2
下一页
2019年3月18日
【设计经验】5、Verilog对数据进行四舍五入(round)与饱和(saturation)截位
摘要: 一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit 开发套件:Vivado2015.4.2 Matlab2016a 仿真工具:Vivado自带仿真器 二、引言 在利用Verilog写数字信号处理相关算法的过程中往往涉及到对数据的量化以及截位处理。而在实际项目中,一种比
阅读全文
posted @ 2019-03-18 14:11 jgliu
阅读(21283)
评论(11)
推荐(12)
2018年12月16日
【设计经验】4、SERDES关键技术总结
摘要: 一、SERDES介绍 随着大数据的兴起以及信息技术的快速发展,数据传输对总线带宽的要求越来越高,并行传输技术的发展受到了时序同步困难、信号偏移严重,抗干扰能力弱以及设计复杂度高等一系列问题的阻碍。与并行传输技术相比,串行传输技术的引脚数量少、扩展能力强、采用点对点的连接方式,而且能提供比并行传输更高
阅读全文
posted @ 2018-12-16 09:54 jgliu
阅读(12625)
评论(1)
推荐(7)
2018年12月15日
【高速接口-RapidIO】6、Xilinx RapidIO核仿真与包时序分析
摘要: 提示:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开 一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit 开发套件:Vivado2015.4.2 硬件平台: 评估板:ZYNQ-7 ZC706 Evaluation Board 二、介绍 上篇文章的
阅读全文
posted @ 2018-12-15 15:28 jgliu
阅读(17771)
评论(9)
推荐(10)
2018年12月9日
【高速接口-RapidIO】5、Xilinx RapidIO核例子工程源码分析
摘要: 提示:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开 一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit 开发套件:Vivado2015.4.2 硬件平台: 评估板:ZYNQ-7 ZC706 Evaluation Board 二、打开例子工程 1
阅读全文
posted @ 2018-12-09 14:56 jgliu
阅读(22987)
评论(2)
推荐(5)
2018年12月5日
【高速接口-RapidIO】4、Xilinx RapidIO核详解
摘要: 一、RapidIO核概述 RapidIO核的设计标准来源于RapidIO Interconnect Specification rev2.2,它支持1x,2x和4x三种模式,每通道的速度支持1.25Gbaud,2.5Gbaud,3.125Gbaud,5.0Gbaud和6.25Gbaud五种。 Rap
阅读全文
posted @ 2018-12-05 17:18 jgliu
阅读(29453)
评论(5)
推荐(5)
2018年11月23日
【高速接口-RapidIO】3、RapidIO串行物理层的包传输过程
摘要: 一、引言 前几篇文章已经谈到RapidIO的协议,串行物理层与控制符号。 RapidIO协议包括读事务(NREAD),写事务(NWRITE),流写事务(SWRITE),有响应的写事务(NWRITE_R),原子操作(ATOMIC),维护操作(MAINTENANCE),门铃事务(DOORBELL)和消息
阅读全文
posted @ 2018-11-23 08:21 jgliu
阅读(12632)
评论(2)
推荐(3)
2018年11月8日
【高速接口-RapidIO】2、RapidIO串行物理层的包与控制符号
摘要: 一、RapidIO串行物理层背景介绍 上篇博文提到RapidIO的物理层支持串行物理层与并行物理层两种,由于Xilinx 部分FPGA内部已经集成了串行高速收发器,所以用FPGA实现RapidIO大多都是基于串行物理层的。本文将主要讨论一下RapidIO串行物理层的包格式与控制符号。 RapidIO
阅读全文
posted @ 2018-11-08 21:28 jgliu
阅读(12080)
评论(1)
推荐(3)
2018年11月7日
【高速接口-RapidIO】1、RapidIO协议概述
摘要: 一、RapidIO背景介绍 RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、 低引脚数、 基于数据包交换的互连体系结构,是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。RapidIO主要应用于嵌入式系统内部互连,支持芯片到芯片、板到板间的通讯,可作为嵌
阅读全文
posted @ 2018-11-07 21:31 jgliu
阅读(42899)
评论(5)
推荐(13)
2018年10月19日
【设计经验】3、ISE中烧录QSPI Flash以及配置mcs文件的加载速度与传输位宽
摘要: 一、软件与硬件平台 软件平台: 操作系统:Windows 7 64-bit 开发套件:ISE14.7 硬件平台: FPGA型号:XC6SLX45-CSG324 QSPI Flash型号:W25Q128BV 二、背景介绍 在FPGA开发过程中,如果我们把bit文件下载到FPGA中,那么当FPGA掉电以
阅读全文
posted @ 2018-10-19 19:02 jgliu
阅读(17737)
评论(0)
推荐(4)
2018年10月18日
【设计经验】2、ISE中ChipScope使用教程
摘要: 一、软件与硬件平台 软件平台: 操作系统:Windows 8.1 开发套件:ISE14.7 硬件平台: FPGA型号:XC6SLX45-CSG324 二、ChipScope介绍 ChipScope是Xilinx提供的一个校验FPGA设计的工具。它的本质是一个虚拟的逻辑分析仪,能调用FPGA内部的逻辑
阅读全文
posted @ 2018-10-18 23:15 jgliu
阅读(40628)
评论(2)
推荐(5)
1
2
下一页
公告