上一页 1 2 3 4 5 6 7 8 9 ··· 11 下一页
摘要: 控制器的结构和功能 控制单元的输入和输出 硬布线控制器 操作码译码器:把一个编码一种功能的形式转换成一根线对应一个功能 关于机器周期:机器周期可看作所有指令执行过程中的一个基准时间。 通常以存取周期作为基准时间,即机器周期。 在存储字长等于指令字长的前提下,取指周期也可看作机器周期。 CPU的控制方 阅读全文
posted @ 2020-09-04 19:23 Jev_0987 阅读(5177) 评论(0) 推荐(0)
摘要: 数据通路 数据在功能部件之间传送的路径。 信息从哪里来,中间经过哪些部件,最后去哪里。 由控制部件产生的控制信号建立数据通路 数据通路的基本结构: CPU内部单总线方式。 CPU内部多总线方式 专用数据通路方式 CPU内部单总线方式 内部总线是指同一部件,如CPU内部连接各寄存器及运算部件之间的总线 阅读全文
posted @ 2020-09-04 19:18 Jev_0987 阅读(2466) 评论(0) 推荐(1)
摘要: 指令周期 CPU从主存中每取出并执行一条指令所需的全部时间。 指令周期常常用若干个机器周期来表示,机器周期又叫CPU周期。 一个机器周期有包含若干个时钟周期(也称节拍、T周期或CPU时钟周期,它是CPU操作的最基本单位) 每个指令周期内的机器周期可以不等,每个机器周期内的节拍数可以不相等。 每个指令 阅读全文
posted @ 2020-09-04 19:15 Jev_0987 阅读(1963) 评论(0) 推荐(0)
摘要: CPU的功能 **指令控制:**完成取指令、分析指令和执行指令的操作,即程序的顺序控制 **操作控制:**一条指令的功能往往是由若干个操作信号的组合来实现的。CPU管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应的部件,从而控制这些部件按指令的要求进行动作。 **时间控制:**对各种 阅读全文
posted @ 2020-09-04 19:12 Jev_0987 阅读(2061) 评论(0) 推荐(1)
摘要: 操作数类型数据存放 存放方式 数据存放 三个字长: 机器字长:CPU一次能处理的二进制数据的位数。 指令字长:一个指令中包含二进制代码的位数。 存储字长:一个存储单元存储二进制代码的长度。 注:这些长度都是字节的整数倍 一般等于内部寄存器的位数。 单字长指令:指令长度=机器字长 半字长指令、双字长指 阅读全文
posted @ 2020-08-25 18:26 Jev_0987 阅读(1101) 评论(0) 推荐(0)
摘要: 指令格式 指令的寻址方式 CISC和RISC 指令格式 机器指令 由CPU能够直接识别并进行操作的 指令的一般格式 操作码+地址码 地址码的数目 地址码 把A1地址中的值和A2地址中的值经过OP操作码指定的操作,得到的值放在A3地址,接着在到A4里取出下一条要执行的指令。 修改后 指令字长 小结 当 阅读全文
posted @ 2020-08-25 18:23 Jev_0987 阅读(985) 评论(0) 推荐(0)
摘要: 虚拟存储器 提高存储系统的容量 Cache主存层次 速度 虚拟存储器 容量 辅存地址(磁盘):磁盘号+盘面号+磁道号 编址不统一 虚拟存储器是一个逻辑模型。 主存的速度,辅存的容量 功能:用户给出一个地址,叫做虚地址或逻辑地址,虚拟存储器要给出该地址对应的数据。 实现:由辅助硬件将虚地址映射到主存当 阅读全文
posted @ 2020-08-25 18:20 Jev_0987 阅读(851) 评论(0) 推荐(0)
摘要: 概述 问题的提出 避免CPU“空等”的现象 CPU和主存的速度差异 容量非常小,但是速度非常高,他就能提高CPU的访存速率了。 为了充分发挥cache的作用,切实提高CPU的访存速率,所以CPU的访问数据和指令要求能大多数都能在cache中能够取到,这样就不需要到主存中去取了。这需要依靠局部性原理。 阅读全文
posted @ 2020-08-25 18:19 Jev_0987 阅读(1358) 评论(0) 推荐(0)
摘要: 双端口RAM 提高存储器访存速度一些措施。 存取周期 进行一次存取之后,是不能立即进入下一次存取的,存储器要进行一次恢复。 存取周期=存取时间+恢复时间 对不同时间进行不同存取操作,双端RAM 流水线的方式,多模块存储器 双端口RAM 置一个忙信号。 多模块存储器 CPU的速度比存储器要快的,如果从 阅读全文
posted @ 2020-08-25 18:13 Jev_0987 阅读(1833) 评论(0) 推荐(0)
摘要: 主存储器与CPU的连接 主存储器(简化结构) 主存简单模型 连接原理 3类 数据总线、地址总线、控制总线 从存储器中读出一个信息字: 首先CPU把这个信息字的地址送到MAR 然后经过地址总线到主存 在通过控制总线发出读命令 主存接到读命令后,就知道把这个地址的数据读出 根据CPU决定将数据送到哪,通 阅读全文
posted @ 2020-08-25 18:11 Jev_0987 阅读(2260) 评论(0) 推荐(0)
上一页 1 2 3 4 5 6 7 8 9 ··· 11 下一页