STM32F1 快速参考 框架&地址分布&时钟树

STM32F1 快速参考 框架&地址分布&时钟树

STM32F1 系统架构

对于 L M H XL 系列设备

image-20231222155207534

对于 连接性 设备

image-20231222155248866

嵌入式FLASH架构 & 地址分布

低储存(L)设备

image-20231222155524022

image-20231222155604548

中储存(M)设备

image-20231222155615923

高储存(H)设备

image-20231222155639417

时钟树

image-20231222155806043

  1. When the HSI is used as a PLL clock input, the maximum system clock frequency that can be achieved is 36 MHz.
    • 当HSI用作PLL时钟输入时,可以达到的最大系统时钟频率为36兆赫。
  2. For full details about the internal and external clock source characteristics, refer to the “Electrical characteristics” section in your device datasheet.
    • 有关内部和外部时钟源特性的详细信息,请参阅您的设备数据手册中的“电气特性”部分。
posted @ 2025-05-07 11:21  c17VV  阅读(17)  评论(0)    收藏  举报