摘要: 如果想要深度开发,请使用esp-idf开发,自由度更高,同时也比较复杂。我的主要目的是模块到手后快速上手评测,检查模块是否可以使用。 一.硬件准备 1.aithinker esp32-cam模块一个: 2.usb转串口模块:比如ch340,cp2102等等。 3.杜邦线若干。 二.硬件连接 U0R, 阅读全文
posted @ 2025-12-05 10:46 阿坤不咕 阅读(2) 评论(0) 推荐(0)
摘要: FPGA跨时钟域信号处理之亚稳态问题学习笔记 将慢速时钟域(PC 机中的波特率)系统中的 rx 信号同步到快速时钟域(FPGA 中的 sys_clk)系统中,所使用的方法叫电平同 步,俗称“打两拍法”。 跨时钟域会导致“亚稳态(metastable)”的问题,信号的上升沿和下降沿并不是瞬间被拉高或拉 阅读全文
posted @ 2025-12-05 10:43 阿坤不咕 阅读(1) 评论(0) 推荐(0)
摘要: 硬件平台:Cyclone IV E EP4CE10F17C8 开发平台:Quartus II 64-Bit Version 13.0.1 Build 232 06/12/2013 SP 1 SJ Full Version 开发板:野火征途pro 实验项目:vga_colorbar 实验模块:vga_ 阅读全文
posted @ 2025-12-05 10:42 阿坤不咕 阅读(1) 评论(0) 推荐(0)
摘要: FPGA问题记录之: Warning (13024): Output pins are stuck at VCC or GND Warning (21074): Design contains 16 input pin(s) that do not drive logic 硬件平台:Cyclone 阅读全文
posted @ 2025-12-05 10:40 阿坤不咕 阅读(1) 评论(0) 推荐(0)