随笔分类 -  PCB设计

摘要:本章目的:总结在PCB设计过程中的各种过孔 一、孔的分类: 过孔(via):只是起电气导通作用不用插器件焊接,其表面可以做开窗(焊盘裸露)、盖油或者塞油。 插件孔(Pad孔):需要插器件焊接的引脚孔,焊盘表面必须裸露出来。 无铜安装孔(Npth):螺丝孔或器件塑料固定脚,没有电气性能,起定位固定作用 阅读全文
posted @ 2023-10-15 12:34 Lauriee 阅读(3224) 评论(0) 推荐(0)
摘要:AD16原理图页,一键为所有元件的库路径改为“任意”(解决元件找不到对应footprint的问题) 快捷键T+G,调出封装管理器:左栏元件列表中,Ctrl+A全选: 右栏View and edit footprint,右键选择所有中间菜单项:更改PCB库,选择任意 阅读全文
posted @ 2023-08-29 16:58 Lauriee 阅读(276) 评论(0) 推荐(0)
摘要:NO1.Net xxx has only one pin 根本原因: 在BGA的原理图绘制时,我一般拉出该元件的所有IO的网络,这方便利于我开发其他款板卡。同样也会因为不同板卡的需求不同而造成有些IO并没有使用到,也就是整个原理图中only one pin。 解决方案: 方案一:鼠标右键工程文件>工 阅读全文
posted @ 2023-08-07 12:20 Lauriee 阅读(2557) 评论(0) 推荐(0)
摘要:鼠标放在要更名的文件上:右键-保存为-改个名字即可 阅读全文
posted @ 2023-08-03 00:39 Lauriee 阅读(74) 评论(0) 推荐(0)
摘要:1.AD中禁止区域是什么样子:图中红色虚线区域就是Top层的禁止区域。 2.禁止区域存在的目的: (1)在电感布局中,仍有争议的一点是电感下方不允许走线,不允许铺铜,所以设置禁止区域来禁止该区域的布线和铺铜。 (2)干涉问题:结构、焊盘、过孔放置等容易产生干涉的地方。 3.禁止区域的绘制方法: 步骤 阅读全文
posted @ 2023-07-14 14:18 Lauriee 阅读(3076) 评论(0) 推荐(0)
摘要:1.在其他层绘制一个闭合的异形板框: 2.选中闭合板框,F11打开全局编译窗口: 重点: AD20和AD16的区别在这里,AD16可以直接从这个地方切换到keepout layer层,但是在这个窗口中AD20没有keep-out layer图层!!! 3.解决方案: shift+S切换到绘制的闭合板 阅读全文
posted @ 2023-07-10 01:24 Lauriee 阅读(1617) 评论(0) 推荐(0)
摘要:1.目标元件:AD8217 2.目标元件封装效果及3D视图: 3.几个步骤: (1)首先做好AD画封装库的基础配置: 右击 .PrjPcb 工程文件》给工程添加新的》 PCB Library》文件,后缀名为 .PcbLib,然后保存。 点击左侧PCB Library 栏,双击初始名字(PCBComp 阅读全文
posted @ 2023-07-01 09:37 Lauriee 阅读(114) 评论(0) 推荐(0)
摘要:★.什么是倒角? PCB中的倒角,就是把PCB板矩形的四个角,由原来的直角变成圆弧角。在实际的应用中,这个操作简单美观且实用。 ★.操作方法: 在Tools(工具)> Options(选项)> Design(设计)> Miters(倒角) > Arc (圆弧)右键 > 选择板框 > 选中板框 > 快 阅读全文
posted @ 2023-06-27 22:15 Lauriee 阅读(981) 评论(0) 推荐(0)
摘要:AD16原理图页,一键为所有元件设置相同的PCB封装库路径 现象描述(我已经将自己的库放入该工程文件下),就是找不到封装:如果一个个点击元器件,再一个个的选择库路径,太费劲。工具-封装管理器: 选择左栏任意一个,再alt+A,选中左栏所有右栏:菜单-选择所有 右栏:菜单-更改PCB库-库路径-弹出的 阅读全文
posted @ 2023-06-01 00:40 Lauriee 阅读(887) 评论(0) 推荐(0)
摘要:点击AD原理图右下角的“清除”,去除当前原理图的所有操作状态。 任选一个电阻,右键选择“查找相似对象”,我绘制的原理图电阻都还没有统一命名,所以这些电阻的相似点就是元件标识都是“R?”,所以我将“R?”这一栏选成“same”,目的是找到元件标识是“R?”的所有对象。同样的,如果想找同一封装的对象,就 阅读全文
posted @ 2023-05-23 20:23 Lauriee 阅读(3049) 评论(0) 推荐(0)
摘要:步骤一:在其它层使用PL绘制闭合板框 步骤二:选中闭合板框,F11,更换到Keep-Out Layer层即可 最终的效果图如下: 阅读全文
posted @ 2023-05-05 16:35 Lauriee 阅读(321) 评论(0) 推荐(0)
摘要:绘制好一个单元的器件布局、布线、特殊处理(过孔/禁止区域/考虑热设计): 合理设置栅格大小,重新设置原点,依附栅格绘制辅助框: 框选Ctrl+C进行复制,直接使用Ctrl+V进行粘贴: 注意复制后的这个单元有两个特点,第一是元件标号均为xx_1,第二是没有网络连接: 删除该单元未布置的元件。 对正原 阅读全文
posted @ 2023-04-20 11:26 Lauriee 阅读(263) 评论(0) 推荐(0)
摘要:序 号 选 项 功 能 1 Rule violations count 违反规则的数目 2 Short-Circuit Constraint(Allowed= No)(All),(All) 短线约束=不允许)(全部),(全部) 3 Un-routed net constraint((All)) Un 阅读全文
posted @ 2023-02-12 21:33 Lauriee 阅读(361) 评论(0) 推荐(0)
摘要:1.什么是板框挖空: 在已有外部板框的情形下,被要求在内部挖空一个部分。 这里引用别人的一块PCB图来诠释该功能的用途: 2D视图 3D视图 2.绘制方法 先看一下没有挖空操作的原图: 2D视图 3D视图 (1)在Keep-out Layer层使用快捷键PL绘制一个圆形 (2)框选圆形 (3)使用快 阅读全文
posted @ 2023-02-07 22:15 Lauriee 阅读(746) 评论(0) 推荐(0)
摘要:先上效果图: 第一步:在各层进行铺铜,正常的铺铜操作,快捷键TVG也可以 第二步:PCB界面,tools,via stitching/shielding,add stitching to net... 解释一下tools-via stitching/shielding的四个选项 add stitch 阅读全文
posted @ 2022-12-01 13:37 Lauriee 阅读(820) 评论(0) 推荐(0)
摘要:知道下面几个层就够用了。切换层显示:shift + s 1. TOP Layer 顶层 2. Bomtom Layer 底层 3. TOP/BOTTOM Overlay 顶 / 底 丝印层 4. Keep-Out Layer 禁止布线层 5. TOP/BOTTOM Solder Mask 顶 / 底 阅读全文
posted @ 2022-08-17 17:14 Lauriee 阅读(56) 评论(0) 推荐(0)
摘要:1. 地线最终流会电池,所以地线要粗。一般为50-80mail,如果给30mail就有点细了 2. 在原理图中双击元件,出现的对话框中 “designator”元件的位号或编号。 “comment”元件值或型号。 一般位号要显示在PCB上,即字符丝印,而元件值或型号一般不显示出来,容易泄密。 3. 阅读全文
posted @ 2022-04-11 09:54 Lauriee 阅读(35) 评论(0) 推荐(0)
摘要:前期的准备工作:一份电路原理图,还有元件对应的元器件封装库。这个封装库大家可以在网上下载,或者根据具体的数据手册的尺寸来画封装(下一节我会找一个元件的DataSheet教大家画一下封装)。 下载元器件封装库我推荐几个网站给大家:51黑论坛、立创商城、封装库论坛、元器件交易网、电子发烧友、万能的某宝( 阅读全文
posted @ 2021-04-22 09:16 Lauriee 阅读(12) 评论(0) 推荐(0)