随笔分类 - Vivado基础
掌握一个最常用的FPGA开发工具
摘要:在FPGA开发中,资源占用和时序约束一直是主要问题。为了解决这些问题,Vivado提供了丰富的优化工具和资源占用分析工具,帮助工程师优化FPGA设计,深入了解各个子模块的资源使用情况。 本文将从资源占用的角度,介绍Vivado中如何进行FPGA设计资源优化以及查看各子模块资源占用的方法。通过使用Vi
阅读全文
摘要:一、Vivado增量编译概述 Vivado增量编译 (Incremental Implementation),是指针对设计中已经完成的部分,仅编译修改的部分,并在这些部分重新生成比特流,以加速设计实现的过程。简单来说,就是只更新那些被修改过的代码,而不是每次都对整个设计进行重新编译。 与传统的完全重
阅读全文
摘要:实现(Implementation)是FPGA设计中至关重要的环节之一。implementation是一个place和route的过程,也就是布局布线 。综合后生成的门级网表只是表示了门与门之间虚拟的连接关系,并没有规定每个门的位置以及连线的长度等。 布局布线就是一个将门级网表中的门的位置以及连线信
阅读全文
摘要:一、Vivado综合参数介绍 在Vivado中,默认情况下,综合器会根据指定的目标芯片和设定的优化策略来产生最优的电路实现方案。常用的选项都可以在下图菜单中设置。 1、flatten_hierarchy 这个参数决定了Vivado综合工具将如何控制层次结构,一般默认为rebuilt,主要有以下3个参
阅读全文
摘要:一、XCI和XCIX格式文件 在Vivado中生成 IP核时,一般默认是对应的IP核文件夹会生成在工程目录的.srcs/sources_1/ip路径下。这个文件夹包含了所有与该IP核相关的文件,最主要的是XCI文件,其中包含了用户配置的相关信息。 Vivado还提供了Core Container特性
阅读全文
摘要:一、Vivado FIFO IP核的使用方法和注意事项 1、fifo类型主要分两种,即同步fifo和异步fifo。 当使用异步fifo时,尤其要注意一点,复位信号rst要和wr_clk保持同步,否则将无法对fifo进行有效复位,会出现写不进数等不正常的情况。 所以当复位信号为异步信号,且与wr_cl
阅读全文
摘要:Xilinx FPGA在Vivado中有多种在线调试方法: 1、调用IP (1)ILA IP核 ILA核的一个应用技巧: 当系统钟为50M或100M等高速时钟时,对于慢速信号,比如2.4k时钟下的信号,ila核需要设置非常大的采样深度才能抓到该信号,这样会非常浪费BRAM资源。这时可以通过二次编译来
阅读全文
摘要:一、Vivado工程文件结构 vivado工程文件目录,如下所示: 说明: project_name.cache:Vivado 软件的运行缓存 project_name.hw:所有波形文件 project_name.ip_user_files:用户关于 IP 的文件 project_name.run
阅读全文
摘要:简单介绍一种利用Block Memory Generator IP核生成ROM,实现查找表功能的例子 一、BasicInterface Type:NativeMemory Type:single port ROM 二、Port A Optionsenable port type:always ena
阅读全文
摘要:clocking wrizard属于非常常用的IP核,可用于时钟的分频、倍频,在工程中需要多个时钟时,通常选用IP核由主时钟产生其他时钟。 一、Clocking Options 1、Clock Monitor选项是时钟监控,一般情况下不勾选。 2、该IP核具有两种结构:mixed-mode cloc
阅读全文
摘要:在Vivado生成IP核时,可以设置综合选项(Synthesis Options)为 Global 或 Out of context per IP ;对于顶层设计,Vivado使用自顶向下的全局(Global)综合方式,将顶层之下的所有逻辑模块都进行综合,但是设置为OOC方式的模块除外,它们独立于顶
阅读全文

浙公网安备 33010602011771号