摘要: OO_U4_Blog 19373295 高欢 一、总结本单元作业的架构设计 HW13 架构设计:本次只需要实现对于类图的解析,因此将模型划分为三个层次,首先是Main类以及需要进行元素预处理及方法实现求解的UmlInteraction类,其次是Interface接口类和Class类,底层为提升效率添 阅读全文
posted @ 2021-06-26 15:29 Frida_h 阅读(104) 评论(0) 推荐(0) 编辑
摘要: OO_U3_Blog 一、实现规格所采取的策略 整体上,首先根据要求及理解实现所有的异常类,随后实现Person、Group、Message这类主要由属性及简单查询方法构成的类,最后实现Network这类需要结合规格设计并修改原有类的较为复杂的类。 对于一般的查询方法利用HashMap的key值直接 阅读全文
posted @ 2021-05-31 20:31 Frida_h 阅读(97) 评论(0) 推荐(0) 编辑
摘要: Unit2_OO_Blog 1. 第一次作业 1.1 同步块的设置和锁的选择 本次架构设计主要借鉴了第三次课上实验的代码设计。设置了读入请求线程、调度线程、电梯线程三个线程。 本单元同步块设置主要针对整体的等待队列以及电梯内的乘客队列。在乘客分配时使调度线程持有等待队列、电梯乘客队列的锁;在乘客进出 阅读全文
posted @ 2021-04-23 22:02 Frida_h 阅读(137) 评论(0) 推荐(0) 编辑
摘要: OO_U1_blog 1. 作业思路 1.1 第一次作业 第一次作业任务为完成简单多项式导函数的求解。 构建思路 由于本次作业中只需要考虑幂指数因子的求导,因此第一次作业中我建立了Poly多项式类与Item项类两个类。在Poly类中实现顶层的存储,在Item类中实现项的存储、求导与输出等方法。读入时 阅读全文
posted @ 2021-03-28 20:03 Frida_h 阅读(232) 评论(0) 推荐(0) 编辑
摘要: p6 乘除模块的start 一、 乘除模块 (一)mdu要求 执行乘法的时间为5个cycle,包含写入内部的HI和LO 执行除法的时间为10个cycle,包含写入内部的HI和LO 通过有效一个cycle的start信号启动乘除法运算 通过busy输出标志反映延迟 (二)相关指令 mult、multu 阅读全文
posted @ 2021-01-09 13:41 Frida_h 阅读(909) 评论(0) 推荐(1) 编辑
摘要: p5 coding tips 注意框架 注意模块间接口 注意pc值传递关系 注意分布式控制信号操作 添加指令流程 branch_link意即写回pc_0+4 branch_likely意即不跳转时清空延迟槽 branch类跳转: 比较类型:control_cmp 是否写入pc_0 + 4 注意WD_ 阅读全文
posted @ 2020-12-28 15:36 Frida_h 阅读(1622) 评论(0) 推荐(0) 编辑
摘要: p4 顶层 mips.v control ctrl.v mux.v datapath npc.v pc.v im.v grf.v ext.v alu.v dm.v code.txt p4流程 整体架构 mips.v在最顶层,其下划分为数据通路与控制模块,控制模块中产生控制信号,数据通路中各模块为各功 阅读全文
posted @ 2020-12-06 09:57 Frida_h 阅读(1351) 评论(0) 推荐(0) 编辑
摘要: #p3 OCC 一、设计需求 基础要求指令集:{addu, subu, ori, lw, sw, beq, lui, nop}。 MIPS-C0指令集:{addu, subu, beq, sltu, lw, sw, jal, jr} 课下实现指令集:{addu, subu, ori, lui, sl 阅读全文
posted @ 2020-11-29 00:28 Frida_h 阅读(1687) 评论(0) 推荐(1) 编辑
摘要: p2 MARS 汇编程序回顾 重点:运行之前确保(Mars-Settings-Memory Configuration)为Compact,Data at Address 0 由于汇编语言的主体代码中并没有变量名、函数名、各种运算符号和语句块。我们仅能通过有限的32个寄存器以及众多的汇编指令和标签来实 阅读全文
posted @ 2020-11-14 12:59 Frida_h 阅读(1244) 评论(1) 推荐(0) 编辑
摘要: p1 Verilog 前言、安装使用、语法、题目、开发调试、高级特性。 1.Verilog建模描述 描述实际电路中不同级别的抽象,即在不同层次上用Verilog语言来描述。 门级描述(结构化建模):把基本门和/或功能单元连接起来,从而产生特定的功能元件。该过程类似于在Logisim中连接电路。 行为 阅读全文
posted @ 2020-11-14 12:57 Frida_h 阅读(625) 评论(0) 推荐(0) 编辑