2021年4月21日

FPGA基础——串行数据接收(Fsm serialdp)

摘要: 我们想在串行接收机中加入奇偶校验。奇偶校验检查在每个数据字节后添加一个额外的位。我们将使用奇奇偶校验,其中接收到的9位中的1必须是奇数。例如,101001011个满足奇偶校验(有5个1) ,但001001011个不满足。 只有在正确接收到一个字节并且它的奇偶校验通过时,才断言完成信号。与串行接收机一 阅读全文

posted @ 2021-04-21 17:06 一曲挽歌 阅读(1699) 评论(0) 推荐(0)

FPGA基础——序列识别器(FSM)

摘要: (1) 我们想要创建一个计时器: 在检测到特定模式(1101)时启动, 再移动4位来确定延迟时间, 等计数器数完,然后 通知用户并等待用户确认计时器。 在这个问题中,只实现控制计时器的有限状态机。这里不包括数据路径(计数器和一些比较器)。 串行数据在数据输入引脚上可用。当接收到模式1101时,状态机 阅读全文

posted @ 2021-04-21 17:05 一曲挽歌 阅读(861) 评论(0) 推荐(0)

CRC校验码

摘要: 循环冗余校验(Cyclic Redundancy Check, CRC)是一种根据网络数据包或计算机文件等数据产生简短固定位数校验码的一种信道编码技术,主要用来检测或校验数据传输或者保存后可能出现的错误。 CRC算法参数模型解释: NAME:校验算法模型名称。 WIDTH:CRC校验宽度,即CRC比 阅读全文

posted @ 2021-04-21 16:52 一曲挽歌 阅读(1882) 评论(0) 推荐(0)

导航