摘要: IIC标准速率为100Kbit/s,快速模式400Kbit/s,支持多机通信,支持多主控模块,但是同一时刻只允许有一个主控。由数据线SDA和时钟SCL构成串行总线;每个电路模块都有唯一地址。I2C设备的操作可分为写单个字节存储,写多个字节存储,读单个存储字节和读多个存储字节,操作如下: a) 总线空 阅读全文
posted @ 2018-06-24 11:39 行舟人 阅读(13357) 评论(0) 推荐(2) 编辑
摘要: 1. 采用fir1函数设计,fir1函数可以设计低通、带通、高通、带阻等多种类型的具有严格线性相位特性的FIR滤波器。语法形式: b = fir1(n, wn) b = fir1(n, wn, ‘ftype’) b = fir1(n, wn, ‘ftype’, window) b = fir1(n, 阅读全文
posted @ 2018-06-22 19:57 行舟人 阅读(5535) 评论(0) 推荐(1) 编辑
摘要: B = rcosfir(R, N_T, RATE, T, FILTER_TYPE) designs and returns a square root raised cosine filter if FILTER_TYPE == 'sqrt'. The default value of FILTER 阅读全文
posted @ 2018-06-10 18:05 行舟人 阅读(4127) 评论(0) 推荐(0) 编辑
摘要: 1 摄像头 在各类信息中,图像含有最丰富的信息,作为机器视觉领域的核心部件,摄像头被广泛地应用在安防、探险以及车牌检测等场合。摄像头按输出信号的类型来看可以分为数字摄像头和模拟摄像头,按照摄像头图像传感器材料构成来看可以分为CCD和CMOS。现在智能手机的摄像头绝大部分都是CMOS类型的数字摄像头。 阅读全文
posted @ 2018-04-03 17:52 行舟人 阅读(23592) 评论(0) 推荐(1) 编辑
摘要: 锁相环(PLL)主要用于频率综合,使用一个 PLL 可以从一个输入时钟信号生成多个时钟信号。 PLL 内部的功能框图如下图所示: 在ISE中新建一个PLL的IP核,设置四个输出时钟,分别为25MHz、50MHz、75MHz和100MHz,配置如图所示: 之后,再在程序中例化IP核,程序设计如下: 仿 阅读全文
posted @ 2018-03-26 12:36 行舟人 阅读(10412) 评论(0) 推荐(0) 编辑
摘要: 程序: 激励: 仿真结果: 阅读全文
posted @ 2018-03-23 16:11 行舟人 阅读(236) 评论(0) 推荐(0) 编辑
摘要: chipscope_icon提供与其他ChipScope内核的通信 chipscope_opb_iba促进传统片上外设总线(OPB)事务的监控 chipscope_plb_iba便于监控处理器本地总线(PLB)v3.4交易 chipscope_plbv46_iba促进对PLB v4.6交易的监控 c 阅读全文
posted @ 2018-03-14 09:51 行舟人 阅读(872) 评论(0) 推荐(0) 编辑
摘要: 原因:未给phy芯片添加复位 解决方法:在程序顶部添加一个输出信号output e_reset,使其值一直为高。 阅读全文
posted @ 2018-01-12 15:38 行舟人 阅读(496) 评论(0) 推荐(0) 编辑
摘要: 在调试过程中常常遇到的一个问题就是,xilinx工具在逻辑综合的过程中,将自己RTL代码中的很多变量都优化掉了,使得调试的抓信号的过程很纠结。以下是解决方法: 1.右键synthesis,在综合选项里将keep hierarchy选择YES ,或者选择soft(在综合时保持层次,在实现时有利用ISE 阅读全文
posted @ 2018-01-12 14:58 行舟人 阅读(1323) 评论(0) 推荐(0) 编辑
摘要: 解决方案: Using a IOBUF signal as a trigger for the ILA Inserter flow will cause a NGDBuild error. These connections are not allowed in ChipScope Pro Inse 阅读全文
posted @ 2018-01-10 16:51 行舟人 阅读(1463) 评论(0) 推荐(0) 编辑