• 博客园logo
  • 会员
  • 众包
  • 新闻
  • 博问
  • 闪存
  • 赞助商
  • HarmonyOS
  • Chat2DB
    • 搜索
      所有博客
    • 搜索
      当前博客
  • 写随笔 我的博客 短消息 简洁模式
    用户头像
    我的博客 我的园子 账号设置 会员中心 简洁模式 ... 退出登录
    注册 登录
 






tuzki9611

 
 

Powered by 博客园
博客园 | 首页 | 新随笔 | 联系 | 订阅 订阅 | 管理
上一页 1 2 3 4 5 下一页

2022年10月23日

P19-P23AXI GPIO控制LED
摘要: zynq文档阅读pg144-axi-gpio之AXI GPIO IP核_只是有点小怂的博客-CSDN博客 参考资料 阅读全文
posted @ 2022-10-23 00:29 Tuzki丶 阅读(26) 评论(0) 推荐(0)
 

2022年10月22日

GPIO之MIO按键中断实验
摘要: 1、INT_TYPE:指定中断类型→电平检测和边沿检测,INT_POLARITY指定高电平触发或者低电平触发;INT_ANY指定边沿触发,可选择同时触发 2、INT_STAT:中断状态寄存器,写1清楚中断,也可以读中断状态 3、INT_MASK:只读寄存器,获取当前GPIO被屏蔽的中断 4、INT_ 阅读全文
posted @ 2022-10-22 19:26 Tuzki丶 阅读(53) 评论(0) 推荐(0)
 
根据原有工程创建新工程
摘要: 1、打开工程,File——Project——Save As,输入新名称,注意保存路径 2、在新工程里删除sdk文件夹 3、File——Export——Export Hardware 4、File——Launch sdk 5、File——New——application Project 阅读全文
posted @ 2022-10-22 13:22 Tuzki丶 阅读(26) 评论(0) 推荐(0)
 

2022年10月15日

P12-P18 GPIO之EMIO按键控制LED实验
摘要: 1、EMIO:extendable multiplexed I/O,扩展MIO,EMIO是PS和PL之间的一个接口,当PS的引脚不够用的时候,可以通过EMIO进行扩展,从而使用PL引脚,也可以控制PL内的模块 并不是所有的外设都可以通过EMIO进行连接,红圈的I/0为不能连接的IO。 连接PL端的2 阅读全文
posted @ 2022-10-15 20:27 Tuzki丶 阅读(136) 评论(0) 推荐(0)
 
P4-P7 GPIO部分
摘要: 正点原子手把手教你学ZYNQ之嵌入式开发-基于启明星V1/领航者V1【第二期】 P4-P7: 1、GPIO是一个外设,用来对器件的引脚做观测(input)以及控制(output)。 2、MIO(Multiuse I/O),将来自PS外设和静态存储器接口的访问多路复用到PS的引脚上。 3、PS端只有5 阅读全文
posted @ 2022-10-15 13:49 Tuzki丶 阅读(107) 评论(0) 推荐(0)
 

2022年10月9日

iic-eeprom
摘要: E2PROM 一次读最大长度无限制,一次写最大长度有限制,最大为一个页(不同型号的一页包含的字节数不同),写完一个页,要加延时等待(10ms) E2pROm无论是读,还是写数据,首先都要发写E2prom地址命令。 对于写保护E2PROM,如果按格式进行写操作,时序图上会发现前面地址都是有回应,只是写 阅读全文
posted @ 2022-10-09 23:08 Tuzki丶 阅读(120) 评论(0) 推荐(0)
 

2022年8月31日

关于dcfifo中wrusedw和rdusedw的不同之处
摘要: 这篇写的很清楚,我就不自己写了 贴出来直接看 Altera_FPGA_DCFIFO IP核rdusedw和wrusedw信号延时观察 - 知乎 (zhihu.com) 阅读全文
posted @ 2022-08-31 00:19 Tuzki丶 阅读(298) 评论(0) 推荐(0)
 

2022年8月4日

协议——SPI
摘要: SPI协议 SPI(Serial Peripheral Interface,串行外围设备接口) 通讯协议,是 Motorola 公司提出的一种同步串行接口技术,是一种高速、全双工、同步通信总线,在芯片中只占用四根管脚用来控制及数据传输,广泛用于 EEPROM、 Flash、 RTC(实时时钟)、 A 阅读全文
posted @ 2022-08-04 21:29 Tuzki丶 阅读(337) 评论(0) 推荐(0)
 
杂项
摘要: 1、 锁存器会存在于组合电路下,并且当if-else没有没有成对出现是,当条件不满足第一个if条件,由于没有else并且组合逻辑电路无法保持数据,所以此时会生成一个锁存器 2、 对于modelsim中,信号源名字带有模块名,可以点击tool,最后一个选项,把0改成1. 阅读全文
posted @ 2022-08-04 21:16 Tuzki丶 阅读(43) 评论(0) 推荐(0)
 
关于latch的一些相关知识
摘要: Latch的危害 1、对毛刺敏感 2、不能异步复位 3、复杂的静态时序分析 4、占用更多的逻辑资源 5、额外的延时 几种产生Latch的情况 1、组合逻辑中if-else条件分支语句缺少else语句 2、组合逻辑中case条件分支语句条件未完全列举,且缺少default语句 3、组合逻辑中输出变量赋 阅读全文
posted @ 2022-08-04 21:15 Tuzki丶 阅读(86) 评论(0) 推荐(0)
 
上一页 1 2 3 4 5 下一页