摘要: SVPWM原理分析-基于STM32 MC SDK 5.0。 阅读全文
posted @ 2020-11-17 14:39 Aliank 阅读(4800) 评论(0) 推荐(2) 编辑
摘要: List of Available ReportsAssigned Function ReportLists all assigned functions, sorted by function designator. 翻译:列出所有分配的功能,按元件的功能排序。Bill of Material ReportLists all components in the design, sorted b... 阅读全文
posted @ 2017-09-19 12:45 Aliank 阅读(1315) 评论(0) 推荐(0) 编辑
摘要: 接SVPWM原理分析-基于STM32 MC SDK 5.0这篇文章,分析了基本原理和代码 本章节讲实战操作,通过本文可以了解到程序的完整运行流程。, 1.硬件篇,要调试首先要了解基本的硬件状态,本文调试使用的是STM32F302的主控。 MOS管驱动部分如图1所示 配置接口如下: PA7 > TIM 阅读全文
posted @ 2020-11-21 23:34 Aliank 阅读(2178) 评论(1) 推荐(0) 编辑
摘要: 色差应该控制在多少范围之类呢 CMF设计军团 · 中国设计界最为专注的CMF原创型研究平台 endlessring CMF设计军团 CMF | 如果要两个物体没有色差,它们的色坐标之差应该控制在多少范围内?麦克亚当圈就专门讨论这个问题~ 我们在上三期介绍了CIE 1931色度图(文末有链接),一个新 阅读全文
posted @ 2020-11-06 09:38 Aliank 阅读(4430) 评论(0) 推荐(1) 编辑
摘要: 1.3中方法(2中PCB+1中原理图)1.第一种 第二种 第三种方法 重新导出网表 查分对的约束规则设置 需补充 来自为知笔记(Wiz) 阅读全文
posted @ 2017-10-25 09:14 Aliank 阅读(390) 评论(0) 推荐(0) 编辑
摘要: 我们现今使用的网络接口均为以太网接口,目前大部分处理器都支持以太网口。目前以太网按照速率主要包括10M、10/100M、1000M三种接口,10M应用已经很少,基本为10/100M所代替。目前我司产品的以太网接口类型主要采用双绞线的RJ45接口,且基本应用于工控领域,因工控领域的特殊性,所以我们对以太网的器件选型以及PCB设计相当考究。从硬件的角度看,以太网接口电路主要由MAC(Media Ac... 阅读全文
posted @ 2017-10-25 09:14 Aliank 阅读(11551) 评论(1) 推荐(4) 编辑
摘要: IMPEDANCE_RULEThe IMPEDANCE_RULE property, attached to a net, specifies an impedance restriction between any two pins on a net or between any pin and Tpoint connection on a net. This property is used ... 阅读全文
posted @ 2017-10-25 09:13 Aliank 阅读(2341) 评论(0) 推荐(0) 编辑
摘要: 来自为知笔记(Wiz) 阅读全文
posted @ 2017-10-17 12:47 Aliank 阅读(964) 评论(0) 推荐(0) 编辑
摘要: 故障提示信息: ERROR(ORPSIM-16058): Command ignored系统64位:把 PROBE 修改为32位就可以工作了,原因不明来自为知笔记(Wiz) 阅读全文
posted @ 2017-10-17 10:28 Aliank 阅读(1282) 评论(0) 推荐(0) 编辑
摘要: Allegro功能十分请打,但是在设计过程中遇到的一些问题,确实比较烦人,例如:设计好的SCH和pcb文件我都需要先打开软件,通过软件才能打开工程文件,allegro 不能设置成默认打开方式网上找了很多教程,都没解决这个问题,经过摸索,现在到解决方案,先分享如下:1.打开allegro的安装路径:D:\Cadence\SPB_16.6\tools\bin 找到 switchversion.e... 阅读全文
posted @ 2017-10-09 13:25 Aliank 阅读(6924) 评论(0) 推荐(0) 编辑
摘要: Bom包含三个部分 Report parameters Physical parts Callouts BOM_IGNORE property is not part of the Capture to Allegro flow. It is used for Design Entry HDL and System Connectivity Manager来自为知笔记(Wiz) 阅读全文
posted @ 2017-09-23 15:49 Aliank 阅读(365) 评论(0) 推荐(0) 编辑