摘要: 关于Resets,找到了两篇相关的论文。1."SynchronousResets?AsynchronousResets?Iamsoconfused!HowwillIeverknowwhichtouse?"1-1.复位的作用:在一般的系统里都含有复位,复位能使系统回到已知的状态。1-2.介绍了一种编码风格:在一个过程块里只描述一种类型的触发器1-3.介绍了同步复位和异步复位的区别,分析了各自的优缺点:同步复位只有在时钟的有效沿才能改变触发器的状态。优点:A.同步复位可以综合成一种较小的触发器,这在一定程度上可以减小电路规模。但对于当今die的尺寸很大时,每个触发器节省一两个门 阅读全文
posted @ 2012-08-20 11:07 Mr.Bojangles 阅读(620) 评论(0) 推荐(0)
摘要: 1. vim学习,学习时参考陈皓《简明 Vim 练级攻略》http://coolshell.cn/articles/5426.html刚刚接触还不能熟练运用的命令:0→ 数字零,到行头^→ 到本行第一个不是blank字符的位置(所谓blank字符就是空格,tab,换行,回车等)$→ 到本行行尾g_→ 到本行最后一个不是blank字符的位置。:bn和:bp→ 你可以同时打开很多文件,使用这两个命令来切换下一个或上一个文件。(陈皓注:我喜欢使用:n到下一个文件).→ (小数点) 可以重复上一次的命令100idesu [ESC]→ 会写下 “desu desu desu desu desu desu 阅读全文
posted @ 2012-08-12 21:19 Mr.Bojangles 阅读(181) 评论(0) 推荐(0)
摘要: Q:课本里提到当四位加法器子模块的进位传播信号P3P2P1P0=1时,该四位加法器的进位输出就等于整个模块的进位输入,Co,3=Ci,0。今天一直有这样的疑问,Co,3=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0Ci,0,当Ci,0=1时,确实成立;当Ci,0=0,P3P2P1P0=1时,但G3、G2、G1、G0等于1的话,Co,3就不等于Ci,0。晚上查了好些资料都没说这个情况,就有些纳闷,难道这不是个问题吗?A:突然想到说查一下进位产生信号G和进位传播信号P的公式,会不会P=1时,G就不可能为1呢。G=AB;P=A^B;果然当P为1时,G不可能为1,所以,不论Ci,0 阅读全文
posted @ 2012-08-10 22:02 Mr.Bojangles 阅读(3248) 评论(0) 推荐(0)
摘要: 今天在看Cummings的"Simulation and Synthesis Techniques for AsynchronousFIFO Design",看的十分艰难,许多地方不知道在讲什么,有的地方知道说的东西但不知道所讲东西有什么意义。结果就是效率低下,一次又一次停下来回过头看,但还是很不清楚。直到晚上搜了几篇中文的东西,看了才有些了然。总结下看不懂的原因:1.没有先学习那篇关于"Multi-Asynchronous Clock Designs"的文章,所以对这篇里提到的异步存在的亚稳态问题没有认识,有些结构不清楚为什么是这样子,以及为什么要采用 阅读全文
posted @ 2012-05-17 01:16 Mr.Bojangles 阅读(163) 评论(0) 推荐(0)