随笔分类 - 1. 硬件相关
摘要:1. 简单介绍 整流二极管(普通二极管) 主要关心其正向电流、反向定额电压可以很大 快速恢复二极管 恢复过程特别是反向恢复时间很短 TVS TVS(Transient Voltage Suppressor)二极管,又称为瞬态抑制二极管,是普遍使用的一种新型高效电路保护器件,它具有极快的响应时间(亚纳
阅读全文
摘要:问题描述 原因说明 这多半是因为单片机超频被锁,就是HSE_VALUE设置的与实际值不一致,容易造成这个问题。 解放方法 1. 先正确配置 HSE_VLAUE, 看HSE_VALUE 修改问题。 2. 重刷FLASH,Main Flash数据有问题,重新刷,这时就不能从它启动了,所有先把BOOT0拉
阅读全文
摘要:MDK的例程给的外部晶振是25Mhz,以24Mhz为例,介绍修改方法。 ·1. 修改HSE_VALUE 在 “stm32f4xx.h" 搜索 ”HSE_VALUE" 会看到下面这句话: 意思说不用修改这里的HSE_VALUE,可以使用预编译工具来修改,但是MDK添加 HSE_VALUE的预编译还行,
阅读全文
摘要:概述 时钟相性与极性 CPOL(Clock Polarity)控制空闲状态时SCK的值:CPOL=0,空闲时SCK=0;CPOL=1,空闲时SCK=1。 CPHA(Clock Phase)控制何时捕获数据,CPHA=0,第一个跳变沿;CPHA=1,第二个跳变沿。详细见下图: 从选(NSS,也就是CS
阅读全文
摘要:block diagram 14.3.1 Time-base unit 有三个基础的寄存器: 计数寄存器(TIMx_CNT) 预分配寄存器(TIMx_PSC), 自动重载寄存器(TIMx_ARR) 重复计数寄存器(TIMx_RCR),就是计数的遍数,正常下为0,即不重复 PWM模式 TIMx_ARR
阅读全文
摘要:管脚结构图 GPIO管脚所有模式及相关配置 • Input floating• Input pull-up• Input-pull-down• Analog• Output open-drain• Output push-pull• Alternate function push-pull• Alt
阅读全文
摘要:串口不工作 请逐一检查: 串口模块图 TC/TXE 标志位说明 在进行串口发送时需要先检查 USARTx->SR.TXE标志位的情况,当高时在往外发数据。 其他复用管脚 对于使用默认的复用管脚可以不用配置 AFIO_MAPR 寄存器,但是要使用非默认的复用管脚就必须要配置AFIO寄存器。
阅读全文
摘要:开发板用的是8Mhz晶振,即HSE=8,000,000 f103最大支持72Mhz,即SYSCLK=PLLCLK=72Mhz,HSE=8M,所以PLLM=9即可。
阅读全文
摘要:以下内容源自:http://blog.csdn.net/gtatcs/article/details/8970489 SystemVerilog语言简介 SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE1364-2001 Verilog硬件描述语言(HDL),并对其进行
阅读全文
摘要:1. 从原理图上添加 net class,快捷键 : P -> V -> C
阅读全文
摘要:1. PCB布板篇 t+s: 从原理图对应到pcb图中 F11: 修改顶层,底层信息 v+f: 回到PCB板中 i+l: 放置到画的矩形框内 对齐功能: ctrl + shift + t: 顶部对齐 ctrl +shift+b: 底部对齐 ctrl +shift+l: 左部对齐 ctrl +shif
阅读全文
摘要:Frm:http://techdocs.altium.com/display/ADOH/Pin,+Pair+and+Part+Swapping#Pin,PairandPartSwapping-SwapManagerDialog Controlling How the Swaps are Perfor
阅读全文
摘要:来自:http://www.cr173.com/html/46165_1.html 使用主动串行配置模式对Cyclone FPGA进行配置前,必须将配置文件写入串行配置器件EPCS。将配置文件写入EPCS的方法有三种: (1)在Quartus II的Programmer中,通过专门与EPCS连接的A
阅读全文
摘要:EC 复制 EY array paste TU: update
阅读全文

浙公网安备 33010602011771号