从D触发器结构到建立保持时间

从D触发器结构到建立保持时间

  触发器和锁存器都属于存储器,触发器使用边沿触发,锁存器使用电平触发。存储单元可以受时钟控制,也可以不受时钟控制。也就是说,能以同步方式运行,也能以异步方式运行。

1.锁存器

1.1 R-S锁存器

  基本的S-R锁存器,根据置位端$S$和复位端$R$的输入,电路采用交叉耦合的方式使得输出存在稳定的0和1的输出。需要注意的是,实际应用过程中需要避免将"11"输入状态应用于$NOR$存储器,因为此时锁存器的输出彼此不是逻辑互反的,同时当输入由11变化到00时,会产生毛刺,产生竞争冒险。同理也不能给基于$NAND$结构的锁存器输入"00"。两种结构的锁存器如下图所示:
锁存器结构

1.2透明锁存器

2.D触发器

D触发器的结构

D触发器的建立保持时间来源

3.建立保持时序违例

3.1时序违例

3.2修复方式概述

posted @ 2023-09-24 19:41  NNV  阅读(89)  评论(0)    收藏  举报