【转载】xilinx 高速收发器Serdes深入研究
摘要:此篇文章深入浅出介绍了关于高速串行收发器的几个重要概念和注意事项,为方便知识点复习总结和后续查阅特此转载,原文标题及链接为:xilinx 高速收发器Serdes深入研究 - CSDN博客 https://blog.csdn.net/u010161493/article/details/7768802
阅读全文
posted @
2018-05-17 09:04
没落骑士
阅读(4041)
推荐(1)
浅析Xilinx 三速以太网MAC IP核(仿真篇)
摘要:之前在使用Altera的三速以太网MAC IP的基础上,完成了UDP协议数据传输。此次为了将设计移植到xilinx FPGA上,需要用到xilinx的三速以太网MAC IP核,当然也可以自己用HDL编写,但必须对数据链路层协议有非常清晰的认识。以下是在使用xilinx 三速以太网MAC过程中的一些记
阅读全文
posted @
2018-02-18 11:51
没落骑士
阅读(21970)
推荐(0)
7系列高速收发器总结 GTP IP核使用篇
摘要:上一篇7系列收发器博文讲解了GTP IP核的基本配置,本文继续分析如何将它使用起来。生成IP核后打开example design,先看看工程中包含的文件结构。 顶层文件下包含了gtp ip核系统顶层文件、frame_gen以及frame_check三类模块。frame_gen和frame_check
阅读全文
posted @
2018-01-27 16:18
没落骑士
阅读(4916)
推荐(2)
MIG IP控制DDR3读写测试
摘要:本文设计思想采用明德扬至简设计法。在高速信号处理场合下,很短时间内就要缓存大量的数据,这时片内存储资源已经远远不够了。DDR SDRAM因其极高的性价比几乎是每一款中高档FPGA开发板的首选外部存储芯片。DDR操作时序非常复杂,之所以在FPGA开发中用途如此广泛,都要得意于MIG IP核。网上关于M
阅读全文
posted @
2018-01-05 15:07
没落骑士
阅读(14591)
推荐(6)
7系列高速收发器总结 GTP IP核配置篇
摘要:FPGA内嵌收发器相当于以太网中的PHY芯片,但更灵活更高效,线速率也在随着FPGA芯片的发展升级。本文对7系列FPGA内部高速收发器GTP IP核的配置和使用做些简单的总结,以备后续回顾重用。本文是我在读ug482 pg168 官方文档和一些网络资源后的一些个人见解,希望对有需要的朋友有所帮助。我
阅读全文
posted @
2017-12-31 19:47
没落骑士
阅读(6084)
推荐(1)