会员
周边
新闻
博问
闪存
众包
赞助商
Chat2DB
所有博客
当前博客
我的博客
我的园子
账号设置
会员中心
简洁模式
...
退出登录
注册
登录
love-dog
博客园
首页
新随笔
联系
订阅
管理
2023年4月17日
颠倒
摘要: 点击查看代码 #include "xaxivdma.h" // 引入Xilinx提供的VDMA驱动库 #include "xaxivdma_i.h" #include "sleep.h" // 引入Xilinx提供的延时函数库 #include "ff.h" // 引入FatFs文件系统库 #def
阅读全文
posted @ 2023-04-17 12:48 闲人张
阅读(83)
评论(0)
推荐(0)
2023年4月3日
结果自动对比
摘要: 点击查看代码 `timescale 1ns/1ns module tb; reg CLK; reg RSTN; reg [3:0] R_in; reg [3:0] Q_in; reg START_in; reg [7:0]expP_out; wire [7:0] P_out; wire DONE;
阅读全文
posted @ 2023-04-03 19:23 闲人张
阅读(31)
评论(0)
推荐(0)
2023年3月22日
对计数器电路编写testbench
摘要: 对一个计数器电路编写测试平台进行功能验证。电路功能:(1)BCD码计数,从8’h00~8’h59范围的60进制循环计数。(2)同步复位功能(reset是复位信号)。(3)加载初始值功能(load是加载控制信号,data是加载数据)。(4)计数动作允许功能(cin是计数使能信号)。(5)动作优先级:复
阅读全文
posted @ 2023-03-22 20:46 闲人张
阅读(144)
评论(0)
推荐(0)
排序电路的testbench和覆盖率应用
摘要: 被测电路功能:(1)输入3个数据,按照由小到大的顺序排列输出。 (2)低电平系统复位;输出与时钟同步。 代码如下: 查看代码 module sort3(clk, xrst, a, b, c, ra, rb, rc); input clk,xrst; input[3:0] a,b,c; output[
阅读全文
posted @ 2023-03-22 20:38 闲人张
阅读(62)
评论(0)
推荐(0)
2023年3月11日
四位计数器testbench的设计
摘要: 简单介绍一下四位计数器所要满足的条件: 1.4bit循环计数; 1,2,3,4,5,6,7,8,9,a,b,c,d,e,f,1,....... 2.能同步清零; 高电平有效 3.有加载功能; 高电平加载 4.优先级:清零信号 > 加载信号; 给出计数器的设计代码: 1 module count4(c
阅读全文
posted @ 2023-03-11 13:26 闲人张
阅读(381)
评论(0)
推荐(0)
公告