摘要:INTEL把P4的结构简化再简化,还抽掉了HT,然后再把主板的FSB压低,都能迫使Athlon从高端跌落到低端与其竞争,并直接导致了毒龙的停产。我不知道你说这话是令INTEL感到耻辱,还是AMD?至于测试成绩,我就不想说什么了,各个网站的测试对于同样一个CPU,所得的结果居然会有很大的出入,那么你相信谁呢?我相信,以谁为标准恐怕都不能令每一个人满意。不过如果懂得分析测试结果的话,你会发现用Cele...
阅读全文
随笔分类 - 组成原理
摘要:软件等待的如何使用? DSP的指令周期较快,访问慢速存储器或外设时需加入等待。等待分硬件等待和软件等待,每一个系列的等待不完全相同。 1)对于C2000系列: 硬件等待信号为READY,高电平时不等待。 软件等待由WSGR寄存器决定,可以加入最多7个等待。其中程序存储器和数据存储器及I/O可以分别设置。 2)对于C3x系列: 硬件等待信号为/RDY,低电平是不等待。 软件等待由总线控制寄存器中的...
阅读全文
摘要:CPU要能正确的进行运算,必须要给它一个"时序"讯号,它的原理就好象一群小朋友排队走,排第一个的要喊:1-2,1--2的口令,这样大家的步伐才会一致。这种一个口令一个动作的指令,就是时序信号的责任,这样处理的资料才不会乱掉。
阅读全文
摘要:USB外设为了做到即插即用,实际上是采用了热插拔的方法。我们不妨观察一下USB接口的构造可以清楚地看到,USB接口内部一共有四根连线和电脑连接,两长两短,其中中间短的两根是电源线,而两侧长的则是数据线。由此不难想象,其能够实现即插即用的秘密,只要在连接的时候,首先连接数据线,而不是电源线,在数据线连接好了以后才开始连接电源线的操作。而断开连接的时候,又是通过先断开电源线后断开数据线的方法。无论连接...
阅读全文
摘要:2.3 高速缓冲存储器(Cache) 2.3.1 高速缓冲存储器的功能、结构与工作原理 高速缓冲存储器是存在于主存与CPU之间的一级存储器, 由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多, 接近于CPU的速度。 Cache的功能是用来存放那些近期需要运行的指令与数据。目的是提高CPU对存储器的访问速度。为此需要解决2个技术问题:一是主存地址与缓存地址的映象及转换; 二是按一定原...
阅读全文

浙公网安备 33010602011771号