2013年7月15日

摘要: 开始更cnblogs,记录自己变身伪码农,真EEer的过程. 算法,数据结构,通用的编程思维,一门熟练的语言.是我在近期的追求 阅读全文
posted @ 2013-07-15 01:42 Walt Jung 阅读(123) 评论(0) 推荐(0)

2012年8月31日

摘要: -----Zigzag antenna implemented to Inverted L with finite groundfor elevating the coefficient and ameliorate the impendence of Phone antenna ----------Wide dynamic digital AGC-----------Soliton oscillator realized by No-Llinear transmit Line and Ampilifer------ 阅读全文
posted @ 2012-08-31 09:39 Walt Jung 阅读(121) 评论(0) 推荐(0)

2012年8月30日

摘要: "IR-UWB Indoor-positioning Receiving system Pulse Rising-edge Detection and Pulse-broaden Research“ proves us a novel Charge-pump PLL receiving system with AGC. By analyzing the time-response ,traditional tensof nanosecond, of the rising-edge circuit composed of a transistor, they concluded tha 阅读全文
posted @ 2012-08-30 19:11 Walt Jung 阅读(249) 评论(0) 推荐(0)

2012年1月24日

摘要: 1 引言 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。 2 异步设计中的亚稳态 触发器是FPGA设计中最常用的基本器件。触发器工作过程中存在数据的建立(setup)和保持(hold)时间。对于使用上升沿触发的触发器来说,建立时间就是在时钟上升沿到来之前,触发器数据端数据保持稳定的最小时间。而保持时间是时钟上升沿到来... 阅读全文
posted @ 2012-01-24 10:59 Walt Jung 阅读(717) 评论(1) 推荐(0)

2012年1月14日

摘要: 昨天上手调试AD9958这个芯片,官方数据手册上有个single bite ,2-wire式的spi传输方式。于是我就照着时序图写了半天。但是控制字就是写不进去,示波器量来量去找时序发现均不可。于是很是郁闷。最后在别人关于其他DDS芯片的问题总结上,找到了灵感。原来是SDIO3要做ACK用!这和我们通常两线制的spi有些不太一样。将SDIO3接到地后,发现芯片可以正常写入。也算是个教训吧,经验主义有时也是不好的~PS:顺便吐槽一下这个datasheet,真的没有给出具体的SDIO3配合时序啊:) 阅读全文
posted @ 2012-01-14 11:58 Walt Jung 阅读(821) 评论(0) 推荐(0)

导航