2019年8月29日

跨时钟域设计

摘要: 跨时钟域面临的问题: 建立时间和保持时间不满足 亚稳态 跨时钟域传输分类: 有些时候总线数据可以组成单bit信号后再做输出,比如下题 例:10M时钟域中传送到33M时钟域中,并检测出序列10100; 下图形式实现: 阅读全文

posted @ 2019-08-29 20:14 大邢 阅读(261) 评论(0) 推荐(0)

时钟复位

摘要: 同步复位设计 同步复位信号只有在时钟的有效沿到来时才能复位; 注意:复位是一个大的 扇出,应尽可能减小其到达本地逻辑前穿过的逻辑数量。 使用同步复位的优缺点: 优点:1.复位一般保证电路100%同步; 2.同步复位保证复位只发生在有效时钟沿,时钟可以作为过滤掉复位毛刺的手段(抗干扰性好); 3.在设 阅读全文

posted @ 2019-08-29 16:32 大邢 阅读(679) 评论(0) 推荐(0)

传统同步设计中的功耗

摘要: 在传统设计风格中,系统时钟控制每个寄存器时钟端,功耗由3部分组成 1.每个时钟沿变化的组合逻辑所产生的功耗(触发器驱动这些组合逻辑); 2.触发器本身产生的功耗(即使触发器的输入和内部状态未变化,该功耗仍然存在); 3.设计中时钟树产生的功耗。 时钟树几乎消耗了整个芯片的功耗的50%,因此最好始终在 阅读全文

posted @ 2019-08-29 10:39 大邢 阅读(187) 评论(0) 推荐(0)

导航