PCI总线原理(三)

       PCIPeripheral Component Interconnect,中文意思是“外围器件互联”,是由PCISIG (PCI Special Interest Group)推出的一种局部并行总线标准。在现在电子设备中应用非常广泛,下面我详细介绍下PCI总线的工作原理,希望对大家有所帮助。

 

     ♦PCI总线的典型接法

    下图为PCI总线的典型接法,点击看清楚大图。

 

     ♦ PCI总线上IDSEL管脚的处理方式

   主PCI桥片的IDSEL管脚一般通过电阻下拉到地,从PCI设备的IDSEL 管脚和AD[11:31]相连,每个PCI从设备连接其中的一根,且不能重复。如下图所示。

 

      ♦PCI信号的驱动方式

       PCI信号为半波驱动方式,为了更好的说明什么是半波驱动方式,下面我用一个仿真实例来说明。下图为仿真链路。

 

仿真出来的波形如下图所示。(示意图)

 

 

     从上图可以看出,PCI_OUT_3.3V输出先是以大约2.3V的半幅度来驱动总线,经过大约2ns延迟后,信号到达接收端,接收端阻抗不匹配,将信号反射回始端,反射信号经过2ns的延迟后到达始端,驱动信号与反射信号在始端出现叠加,使PCI_OUT_3.3V在大约4ns的位置达到全幅度3.3V。之后经过短暂振荡后趋于平衡。由于大多数PCI器件片内都内置了限幅器件,所以PCI信号在不在始端添加串行匹配电阻都可以使PCI信号很快平稳。只是加串阻后,信号幅度更低,使PCI器件的使用寿命更长。

posted on 2011-05-27 18:55  katago  阅读(1330)  评论(0编辑  收藏  举报