11-后门访问之hdl_path(add_hdl_path & add_hdl_path_slice&get_full_hdl_path等hdl_path函数)

参考资料:

(1) UVM糖果爱好者教程 - 24.通过后门访问寄存器_XtremeDV-CSDN博客_后门访问

(2) (1条消息) UVM糖果爱好者教程 - 30.后门访问的背后_XtremeDV-CSDN博客

(3) 寄存器(RAL)模型中的后门操作路径 - 灰信网(软件开发博客聚合) (freesion.com)

1.hdl_path简介

(1) 在进行寄存器模型的后门操作时,必须提前设置后门操作路径,register model才能工作(访问design内部寄存器的前提是获取到它);

1.1 register的hdl_path/rtl路径由两部分构成:

1.1.1reg的base path/block的路径;

(1) 该path定义在reg所在的block中,也叫block路径;

(2) uvm_reg_block中有两个变量可以用来存放block路径,分别为uvm_object_string_pool #(uvm_queue#(string)) hdl_paths_pool(通过add_hdl_path函数进行hdl_path信息的存储)string root_hdl_paths[string](通过set_hdl_path_root函数进行hdl_path信息的存储);

(3) block路径是什么? 如果设置了root_hdl_path,那么就是root_hdl_path; 如果没有设置,那就是hdl_paths_pool里的信息(详见uvm_reg_block的get_full_hdl_path函数);

1.1.2reg本身自己的相对路径(reg的offset_path);

(1) uvm_reg类中有一个变量m_hdl_paths_pool用于保存reg自身设置的相对路径(通过调用add_hdl_path_slice设置相对路径); 

(2) reg的绝对路径为base_path+offset_path;

(3) 举例: reg_blk,add_hdl_path("tb"), reg1.add_hdl_path_slice("reg_boot"),最终reg1的绝对路径时tb.reg_boot(实际硬件中路径);

2.hdl path的指定方法

(1) uvm_reg_block::configure()与uvm_reg_block::add_hdl_path();

(2) uvm_reg_file::configure()与uvm_reg_file::add_hdl_path();

(3) uvm_reg::configure()与uvm_reg::add_hdl_path_slice();

(4) uvm_mem::configure()与uvm_mem::add_hdl_path_slice();

2.1 uvm_reg_block-add_hdl_path

(1) 可以在调用user-defined uvm_reg_block的configure函数时指定hdl路径;

(2) add_hdl_path可以放置在user-defined uvm_reg_block的build函数内调用;可以通过调用add_hdl_path,添加多个hdl路径;

(3) add_hdl_path函数内的hdl_paths_pool.get("RTL")返回一个关联数组pool中索引为"RTL"的元素所对应的键值uvm_queue#(string);接着,往uvm_queue#(string)中push一个元素-path,也就是hdl path;

2.2 uvm_reg-add_hdl_path_slice

(1) add_hdl_path_slice可以放置在user-defined uvm_reg的build函数内调用;

2.3 uvm_reg_block-get_full_hdl_path

 

posted on 2021-09-10 19:38  知北游。。  阅读(8689)  评论(0)    收藏  举报

导航