RDJLM Live or die,on this day

随笔分类 -  [FPGA]Verilog

大二本科生在数电实验课中的收获
摘要:燃气灶控制器的设计与实现 一、引述 本次实验所用可编程器件型号为MAXII EPM1270T144C5(其引脚表见本人另一博文:可编程实验板EPM1270T144C5使用说明),通过可编程实验板实现一个基本的模拟燃气灶。 二、设计课题的基本要求 1、 燃气灶的控制按键有三个:点火/关闭按键 BTN7 阅读全文
posted @ 2019-12-21 00:39 RDJLM 阅读(2012) 评论(2) 推荐(3)
摘要:always@(tone) begin case(tone) 3'd1 : time_end=10'd1911 ;//L1 3'd2 : time_end=10'd1702 ;//L2 3'd3 : time_end=10'd1517 ;//L3 3'd4 : time_end=10'd1432 ; 阅读全文
posted @ 2019-12-21 00:37 RDJLM 阅读(852) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2019-12-20 23:42 RDJLM 阅读(3137) 评论(1) 推荐(1)
摘要:[FPGA]Verilog 60s秒表计时器 1.引述 这次的实验来自于本人本科课程数电结课时的自选题目。由于这次上传是后知后觉,学校已将小脚丫板子回收,所以在这篇文章中没法贴出代码结果的效果图了,但最终效果已经过测试,可放心食用。那么下面就贴上代码并略加讲解供大家参考。 2.分频模块 我们要实现一 阅读全文
posted @ 2019-12-15 15:47 RDJLM 阅读(7221) 评论(2) 推荐(1)