会员
众包
新闻
博问
闪存
赞助商
HarmonyOS
Chat2DB
所有博客
当前博客
我的博客
我的园子
账号设置
会员中心
简洁模式
...
退出登录
注册
登录
万古深寒
博客园
首页
新随笔
联系
管理
订阅
1
2
下一页
2023年2月28日
Linux学习1——————学Linux是在干什么?
摘要: 最早在学校是从51开始入门,学校也有部分Linux课程,但是对比简单直观的单片机,LInux颇为晦涩难懂,只记得老师叫我们怎么弄那些命令,完全不理解那些命令有何意义,学来干什么。 毕业之后先后接触了PIC,STM32,职业道路一直如此,后来接触了UCOS-III,FREE-RTOS,对操作系统有所了
阅读全文
posted @ 2023-02-28 22:45 万古深寒
阅读(59)
评论(0)
推荐(0)
2021年9月13日
Cadence 操作技巧总结3:拼板技巧总结
摘要: 在电路板加工生产中经常会遇到需要拼板的情况,比如电路板形状不规整,需要拼板加工,或者单个电路板元件太少,贴片时单个开钢网做贴片过于浪费时间。 这里介绍一些allegro中PCB拼板的方法,该方法整理自网络https://blog.csdn.net/jiangchao3392/article/deta
阅读全文
posted @ 2021-09-13 21:51 万古深寒
阅读(2504)
评论(0)
推荐(0)
2021年9月12日
TCL语言控制Modelsim仿真 2
摘要: 以下内容是根据明德扬教程按照个人习惯整理 #新建一个库 vlib work #将其映射到workvmap work work#编译指定的verilog文件vlog tb_mdy_fifo_1_1.vvlog mdy_fifo_1_1.vvlog ../fifo_ahead.vvlog ../alte
阅读全文
posted @ 2021-09-12 12:58 万古深寒
阅读(300)
评论(0)
推荐(0)
TCL语言控制Modelsim仿真 1
摘要: 1,为什么使用Modelsim仿真 FPGA调试过程中仿真是不可避免的一个环节,毕竟FPGA属于硬件,其编译速度远远慢于MCU的编译速度,如果像开发MCU那样调试简单代码还可以,复杂代码极为消耗时间,且大部分时间都消耗在等待编译完成的无效等待中。(笔者就是从事MCU相关工作,习惯编译之后先在硬件平台
阅读全文
posted @ 2021-09-12 12:26 万古深寒
阅读(244)
评论(0)
推荐(0)
2021年8月23日
Cadence 操作技巧总结2:模块化布局
摘要: 在用allegro软件对pcb进去布局时,有许多结构相同的模块,如果总是一直单个布局布线,就会降低速度,如果用可以掌握模块复用的方法,则可以大大提高设计的速度。 为方便个人查找学习,这里为根据百度经验中的答案整理,原链接:https://jingyan.baidu.com/article/afd8f
阅读全文
posted @ 2021-08-23 22:42 万古深寒
阅读(1116)
评论(0)
推荐(0)
2021年8月22日
Cadence 操作技巧总结1:测试点的生成2
摘要: 上一篇文章介绍了如何添加测试点,经过多次尝试,我发现了如何添加贴片焊盘作为测试点。 第一步,制作测试点 测试点一般选择圆形标贴焊盘。 设置为begin layer大小1.5mm,soldermask_top设置为1.7mm。然后保存,命名为1R500_1R500。 然后再建一个焊盘,其他部分一致铜皮
阅读全文
posted @ 2021-08-22 22:21 万古深寒
阅读(724)
评论(0)
推荐(0)
Cadence 操作技巧总结1:测试点的生成1
摘要: PCB绘制过程中经常遇到需要添加测试点问题,在原理图上面作为元件添加,然后在PCB中元件放置固然可以,但是操作步骤过于繁琐,不利于后期直接修改PCB。这里总结了直接在PCB上面添加测试点的方法,步骤如下: 第一步,绘制测试点焊盘,allegro测试点焊盘必须是插件焊盘(或许有使用贴片焊盘方法,但我没
阅读全文
posted @ 2021-08-22 16:37 万古深寒
阅读(2372)
评论(0)
推荐(1)
2019年6月11日
Altera DDR2 IP核学习总结3-----------DDR2 IP核的使用
摘要: 根据上一篇生成的IP核,例化之后如上图,Local开头的数据是用户侧数据,其他数据暂时不用纠结,不用管。 这些是需要关注的信号,但是初学阶段很难对这些信号形成具体的概念,这里参考明德扬的代码进行二次封装。 封装之后只需要关注 上面这9个信号,当user_wdata_rdy为高电平的时候可以写入数据,
阅读全文
posted @ 2019-06-11 00:18 万古深寒
阅读(1373)
评论(0)
推荐(0)
2019年6月10日
Altera DDR2 IP核学习总结2-----------DDR2 IP核的生成
摘要: 打开IP核工具,然后选择Verilog HDL选项,填写路径,写入文件名DDR2_IP.V,点击next PLL reference clock frequency填入板子晶振的频率50MHZ,这里设置Memory clock frequency为133MHZ,Controller data rat
阅读全文
posted @ 2019-06-10 23:29 万古深寒
阅读(733)
评论(0)
推荐(0)
Altera DDR2 IP核学习总结1-----------SRAM,DRAM
摘要: SRAM,DRAM,SDRAM和DDR2这些芯片详解网上铺天盖地的各种资料都有,这里只是根据个人习惯做一下总结,方便记忆。 详细资料可以参考https://wenku.baidu.com/view/36eb2521af45b307e8719786.html?sxts=1560173120906 SR
阅读全文
posted @ 2019-06-10 22:17 万古深寒
阅读(1096)
评论(0)
推荐(0)
1
2
下一页
公告