Spartan-II 应用指南 转载

Spartan-II 应用指南
XAPP058 -利用嵌入式微控制器进行Xilinx在系统(In-System)编程
Xilinx 高性能CPLD、FPGA和可配置的PROM系列提供了在系统(In-System)可编程性、可靠的管脚锁定和JTAG边界扫描测试功能。这一强大的特性组合使设计者能够在做出重大设计改动的同时保留原有的器件管脚,免除了重新改动PC板的需要。通过使用嵌入式控制器从板上RAM和EPROM上对这些CPLD和FPGA进行编程,即使是在现场设计者能够轻松升级、修改和测试设计。
设计文件: eisp_pc.zip, eisp_sol.tar.Z, eisp_hp.tar.Z
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II,Spartan/XL,CoolRunner-II,CoolRunner XPLA3,XC9500XV,XC9500XL,XC9500,配置 PROMs,XC4000
版本: 3.1 大小: 386Kb 日期: 2004/06/25 有帮助? 是 | 否
 
XAPP120 - Spartan FPGA 门阵列解决方案
本应用指南就 Spartan™ 系列 FPGA 在密度和性能方面取得的巨大进步以及它如何被视为门阵列的替代产品进行了讨论。 Spartan 系列器件凭借可编程性的重要优势提供了很多门阵列设计者所需要的特性,实践证明,这是产品成功的关键因素。
相关器件: Spartan-IIE,Spartan-II,Spartan/XL
版本: 2.0 大小: 90Kb 日期: 2001/08/01 有帮助?
 
XAPP136 - 可综合的 143 MHz ZBT SRAM 接口
Virtex™ 系列 FPGA 提供了访问各种片上和片外 RAM 资源的入口。 除了具有 SelectRAM 和 Block SelectRAM+ 存储器以外,Virtex 设计还可与兆字节的外部高速 SRAM 和 DRAM 接口。 高速 SelectIO 和片上时钟延迟锁定环相结合,使得接口能在最大 RAM 速度下工作。 与 ZBT(零总线转换)SRAM 的 Virtex 接口无需浪费转换周期,即可提供交错读/写功能。
设计文件: xapp136_vhdl.zip, xapp136.zip
相关器件: Virtex,Spartan-IIE,Spartan-II
版本: 2.0 大小: 47Kb 日期: 2000/01/10 有帮助?
 
XAPP169 - MP3 NG: 下一代消费产品平台
本应用指南介绍了 Xilinx Spartan™-II FPGA 和 IDT RC32364 RISC 控制器在手持设备、消费电子产品平台中的使用。 目标应用是拥有高级用户界面特性的 MP3 音频播放器。 在此应用中,Spartan™ 器件用于实现对存储器和 I/O 器件进行连接并管理所需的复杂系统级胶合逻辑。
相关器件: Spartan-IIE,Spartan-II
版本: 1.0 大小: 373Kb 日期: 1999/11/24
 
XAPP173 - 在 Spartan-II FPGA 中使用 Block SelectRAM+ 存储器
Spartan™-II FPGA 提供了真正双端口 RAM 的专用模块,即 Block SelectRAM+™ 存储器。 该专用存储器可以经济地使用资源,而无需牺牲现有的分布式 SelectRAM 存储器或逻辑资源。 Block SelectRAM+ 存储器可以完全同步地完成各个时序分析,并能轻松地在配置过程中初始化。 这种附加集成性能使得 Spartan-II 系列产品成为成本敏感型应用的理想之选。
相关器件: Spartan-IIE,Spartan-II
版本: 1.1 大小: 104Kb 日期: 2000/12/11 
 
XAPP174 - 使用 Spartan-II FPGA 的延迟锁定环
Spartan™-II 和 Spartan™-IIE 系列提供四个全数字专用片上延迟锁定环 (DLL) 电路,可在分布于器件内的输出时钟信号间实现零传播延迟、低时钟歪斜和高级时钟域控制。 这些专用 DLL 可用于实现不同的可改善并简化系统级设计的电路。
设计文件: xapp174.zip
相关器件: Spartan-IIE,Spartan-II
版本: 1.1 大小: 100Kb 日期: 2000/01/24
 
XAPP175 - Spartan-II FPGA 内的高速 FIFO
本应用指南描述了如何利用 Spartan™-II FPGA 内的 Block SelectRAM+™ 存储器来构建高速 FIFO。 针对设计提供了 Verilog 和 VHDL 代码。 本设计用于 512x8 FIFO,但是如果相应地改变控制逻辑,每个端口的结构也会随之变化。 这里对共用时钟方式和独立时钟方式都进行了描述。
设计文件: xapp175.zip, xapp175.tar.Z
相关器件: Spartan-IIE,Spartan-II
版本: 1.0 大小: 60Kb 日期: 1999/11/23
 
XAPP176 - Spartan-II 和 Spartan-IIE 系列的配置与读回
本应用指南作为 Spartan™-II 和 Spartan™-IIE 数据手册配置部分的补充内容提供。 (强烈建议阅读本应用指南之前先回顾一下这些数据手册。) 本应用指南首先对 Spartan-II/IIE 配置与之前的 Xilinx FPGA 配置的不同之处进行比较,然后详细介绍了配置的处理和流程。 对每种配置模式都做了概述和详细的讨论,最后还完整地介绍了数据流格式、读回功能和操作。
相关器件: Spartan-IIE,Spartan-II
版本: 1.0 大小: 261Kb 日期: 2002/03/12
 
XAPP177 - Spartan-II 系列各输出选项的 I/V 曲线
本应用指南针对 Spartan™-II 系列 FPGA,讨论了描述输出宿端和源端的平均处理电流、额定电压及室温的特征曲线。 这些曲线是 IBIS 模型的图形表达,传统上是用于系统和板级的仿真。
相关器件: Spartan-II
版本: 0.9 大小: 38Kb 日期: 1999/12/03
 
XAPP178 - 利用并行 EPROM 配置 Spartan-II FPGA
本应用指南介绍了在被动并行配置模式下,利用并行 EPROM 配置 Spartan™-II 器件的简单的基于 CPLD 的接口设计。
设计文件: xapp137.zip
相关器件: Spartan-IIE,Spartan-II
版本: 0.9 大小: 112Kb 日期: 1999/12/03
 
搜索更多相关主题的帖子: 指南 应用 良好的社区氛围需要你我共同努力。
 
UID19 帖子14859 精华351 积分14788 贡献点250902  阅读权限200 在线时间3553 小时 注册时间2004-7-9 最后登录2010-12-27 查看个人网站
查看详细资料TOP

Tony
管理员

工程师
帖子14859 精华351 贡献点250902     沙发 大 中 小 发表于 2006-9-13 14:47  只看该作者 XAPP179 - 利用 Spartan-II 和 Spartan-IIE FPGA 内的 SelectIO 接口
Spartan™-II 和 Spartan-IIE FPGA 系列利用可编程接口标准来提供 SelectIO™ 输入和输出,从而简化了高性能设计。 本应用指南介绍了如何充分利用 SelectIO 特性的灵活性和设计注意事项来改善和简化系统级设计。
相关器件: Spartan-IIE,Spartan-II
版本: 2.1 大小: 240Kb 日期: 2004/08/23
 
XAPP183 - QDR SRAM 与 Xilinx Spartan-II FPGA 接口(附 VHDL 代码)
本应用指南介绍了 QDR,QDR 是一个 SRAM 架构,设计用于把 SRAM 接口带宽比现有解决方案提高 4 倍以上。 本应用指南还对高性能 SRAM 和 Xilinx Spartan™-II FPGA 之间的接口进行了描述。
相关器件: Spartan-II
版本: 1.1 大小: 159Kb 日期: 2000/02/17
 
XAPP188 - 利用边界扫描来实现Spartan-II和Spartan-IIE FPGA的配置和回读
本应用指南说明了利用边界扫描(JTAG) 接口来实现Spartan-II和Spartan-IIE FPGA器件的配置和回读。Xilinx FPGA具有符合IEEE标准1149.1的边界扫描特性。本应用指南是对数据表和应用指南XAPP176内的配置部分的补充。
相关器件: Spartan-IIE,Spartan-II
版本: 2.2 大小: 149Kb 日期: 2005/06/24
 
XAPP189 - 为 Xilinx Spartan-II FPGA 供电
Xilinx Spartan™-II FPGA 内的功耗取决于内部逻辑转换的数量,且与时钟工作频率成正比。 器件尺寸增加,功耗也增加。 一般来说,大型高速设计所需的电流至少为 1A。 没有精确的热量分析,产生的热量很容易超过最大允许结温值。 电源要求,包括初始条件、瞬态特性和开关特性,也很重要。 在器件应用的情况下,对器件电源进行旁路或去耦要小心谨慎。 需要考虑电源的方方面面,方可成功完成设计。
相关器件: Spartan-IIE,Spartan-II
版本: 1.1 大小: 82Kb 日期: 2001/07/20
 
XAPP196 - Virtex-E 器件与 Pentium 处理器接口
本应用指南介绍了 Virtex™-E FPGA 与 Intel Pentium™ 处理器接口的参考设计。 讨论了该设计的 Pentium I™ 系统总线、设计考虑因素和可能的应用。 另外,对 Pentium I、II 和 III 之间的差别也做了讨论。 了解 Intel Pentium 系列处理器方面的更多信息,请查看 Intel 开发人员网站 (http://developer.intel.com/)。
设计文件: xapp196.zip
相关器件: Virtex-E,Spartan-IIE,Spartan-II
版本: 1.0 大小: 75Kb 日期: 2000/11/15
 
XAPP198 - 使用可综合 FPGA 接口实现从单总线器件重新获取 ROM 数
本应用指南描述了在 Virtex™ 和 Spartan™-II 系列产品中,与 Dallas Semiconductor 的单总线器件接口,从而获取 64-bit ROM 数的一个简单低成本的设计和实现。 该数字可通过 8-bit 数据端口以 8 个顺序字节传输的方式提供,也能够以 48-bit 锁定并行输出的方式提供。 典型的应用是以 ROM 数的形式将 48-bit 串行数字用作网络接口的物理地址。 本参考设计是可综合的,仅使用了 52 个寄存器、65 个查找表 (LUT) 和 55 个 Slice 的 FPGA 资源。
设计文件: xapp198.zip
相关器件: Virtex,Spartan-IIE,Spartan-II
版本: 1.0 大小: 171Kb 日期: 2001/05/08
 
XAPP211 - 使用 SRL 宏实现 PN 生成器
伪随机噪声 (PN) 生成器是所有扩频系统的核心。 码分多址 (CDMA) 基站中需要许多 PN 生成器。 PN 生成器用于实现所有传输接口中,个人用户信号编码的同步和唯一化。 PN 生成器基于线性反馈移位寄存器 (LFSR)。 Virtex™ 或 Virtex™-II 系列器件的每个查找表 (LUT) 都可以被配置成一个 16-bit 的移位寄存器(SRL16 宏)。 因此,与其它仅有触发器的 PLD 结构相比,Virtex 器件实现了高效的 LFSR,并显著减少了资源占用。
设计文件: xapp211.zip
相关器件: Virtex-II,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.2 大小: 114Kb 日期: 2004/06/14
 
XAPP212 - 在 Virtex 器件内实现 CDMA 匹配滤波器
码分多址 (CDMA) 是新兴的通用移动通信系统 (UMTS) 中发展迅速的一种数据传输技术。 本应用指南介绍了利用 Virtex™ 系列、Virtex™-II 系列和 Spartan™-II 系列器件的结构特性实现 CDMA 匹配滤波器。
设计文件: xapp212.zip, xapp212.tar.Z
相关器件: Virtex-II,Virtex,Spartan-IIE,Spartan-II
版本: 1.1 大小: 178Kb 日期: 2001/01/10
 
XAPP213 - 针对Virtex-E和Spartan-II/IIE器件的PicoBlaze 8-Bit微控制器
本应用指南中给出的常量(k)编码可编程状态机(KCPSM),是一种用于Virtex™和Spartan™-IIE器件的完全嵌入式8位微控制器宏。模块非常小,仅有35个CLB,比最小的Spartan™ XC2S15器件的一半还小。由于该模块仅消耗少于0.37%的器件CLB,所以它在XCV2000器件内实际上是免资源的。
设计文件: index.htm
相关器件: Virtex-E,Spartan-IIE,Spartan-II
版本: 2.1 大小: 667Kb 日期: 2003/02/04
 
XAPP217 - 在 Virtex 器件内实现黄金码生成器
黄金码生成器被广泛用于码分多址 (CDMA) 系统中,以生成具有较好相关性的代码序列。 本应用指南介绍了在 Virtex™、Virtex™-E、Virtex™-EM、Virtex™-II 和 Spartan™-II 器件中实现黄金码生成器的方法。 黄金码生成器在 Virtex/Virtex-II 系列和采用 SRL16 宏的 Spartan-II 系列中使用了高效的线性反馈移位寄存器 (LFSR)。
设计文件: xapp217.zip
相关器件: Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.1 大小: 130Kb 日期: 2000/01/10
 
XAPP219 - 转置型 FIR 滤波器
本应用指南描述了一个在 Virtex™ 和 Virtex™-II 系列以及 Spartan™-II 系列 FPGA 中实现的高速、可重配置、全精度转置型 FIR 滤波器设计。 可轻松地修改与本应用指南一起提供的 VHDL 参考设计,从而改变滤波器参数,包括系数和抽头数。 通过解释数字滤波器的设计方法,着重强调了在数字信号处理应用 (DSP) 中使用 FPGA 的优势。 CORE Generator™ 工具为此参考设计提供了一个预优化的替代解决方案。
设计文件: xapp219.zip, xapp219.tar.Z
相关器件: Virtex-II,Virtex,Spartan-IIE,Spartan-II
版本: 1.2 大小: 173Kb 日期: 2001/10/25
 良好的社区氛围需要你我共同努力。
 
UID19 帖子14859 精华351 积分14788 贡献点250902  阅读权限200 在线时间3553 小时 注册时间2004-7-9 最后登录2010-12-27 查看个人网站
查看详细资料TOP

Tony
管理员

工程师
帖子14859 精华351 贡献点250902     板凳 大 中 小 发表于 2006-9-13 14:48  只看该作者 XAPP220 - 在无线应用中将 LFSR 作为功能模块来实现
线性反馈移位寄存器 (LFSR) 广泛用于需要伪随机比特流的应用中。 LFSR 是伪随机噪声 (PN) 码生成器 (XAPP211) 和黄金码生成器 (XAPP217) 电路中的功能构建模块,被广泛应用于码分多址 (CDMA) 系统。 本应用指南介绍了两种 LFSR 的实现方法,使用了基本的 SRL16(移位寄存器查找表)来实现低面积高效率的设计。 第一个 LFSR 实现方法介绍了并行输出接入和奇偶运算;第二个实现方法介绍了多循环输出接入和顺序奇偶运算。 本应用指南涉及了 Virtex™ 系列、Virtex™-II 系列和 Spartan™-II 系列的器件。
设计文件: xapp220.zip
相关器件: Virtex-II,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.1 大小: 141Kb 日期: 2001/01/11
 
XAPP222 - 用 Virtex 器件设计回旋交错器
回旋交错器技术用于通信应用领域,如 SDH 和 PDH 无线电系统、GSM 和 UMTS 移动通信系统、以及点到多点的无线电系统,可以使传输通道免受噪声的干扰。 在传输侧,回旋交错器使串行输入数据变为并行的 N-bit 字,并通过 N 条延时线移位数据字。 然后,延迟后的数据通过 PISO 移位寄存器移出用于传输。 在接收器端,用双延时线和移位寄存器重新组织输入数据流。
设计文件: xapp222.zip
相关器件: Virtex-II,Virtex-E,Virtex,Spartan-IIE,Spartan-II
版本: 1.0 大小: 120Kb 日期: 2000/09/27
 
XAPP223 - 带内部 16 字节缓冲器的 200 MHz UART
本应用指南针对 Xilinx Virtex™、Virtex™-E 和 Spartan™-II 器件,描述了高度优化的 UART 发射器和接收器宏。 UART_TX 和 UART_RX 宏不仅可互相通信,而且与用于连接诸如 PC 或微控制器器件的标准通用异步收发器 (UART) 通信协议完全兼容。
设计文件: xapp223.zip
相关器件: Virtex-II,Virtex-E,Virtex,Spartan-IIE,Spartan-II
版本: 1.1 大小: 160Kb 日期: 2001/07/10
 
XAPP248 - 数字视频测试图像发生器
本应用指南介绍了 XilinxTM FPGA 有效生成标准视频测试图像的方法。 视频测试图像用于检验视频设备是否正常运行。 大多数能生成视频信号的视频设备都可产生一个或多个视频测试图像,以检验视频发生器和附加的视频设备是否正常运行。 因此,视频设备中通常需嵌有一个视频测试图像发生器。
设计文件: xapp248.zip
相关器件: Virtex-II,Spartan-IIE,Spartan-II
版本: 1.1 大小: 217Kb 日期: 2005/01/18
 
XAPP283 - 色空间转换器: Y’CrCb 到 R’G’B’
本应用指南介绍了在很多视频设计中都必需的实现Y'CrCb色空间到R'G'B' 色空间转换的3种方法。
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.3.1 大小: 90Kb 日期: 2005/03/24
 
XAPP288 - 串行数字接口 (SDI) 视频解码器
本应用指南集中讨论 SDI 解码器。 本参考设计包含几种为了与 VirtexTM-II 系列和其它 XilinxTM FPGA 系列协同工作而优化了的 SDI 解码器的实现。 介绍了 SDI 解码器的串行(比特率)和并行(字速率)的实现。 包含的设计实例通过使用本应用指南中开发的解码器实现,针对标准的 SDI 解码器器件,即 National CLC011 和 Cypress CY7C9335,阐述了的替代解决方案。
设计文件: xapp288.zip
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.1 大小: 127Kb 日期: 2004/04/26
 
XAPP290 - 两种部分可重配置流程:基于模块的或基于差分的
本应用指南描述了成功设计、实现、验证及有效的对Virtex™ 与Virtex™-II 系列 FPGA的部分内容重新配置所需的精确步骤。 Virtex 或 Virtex™-E 系列的参考设计也适用于Spartan™-II 或Spartan™-IIE系列. 本应用指南中描述了两个实现流程:基于模块的部分可重配置及一种部分可重配置的小型二进制处理方法。
设计文件: xapp290.zip
相关器件: Virtex-II Pro,Virtex-II,Virtex-E,Virtex,Spartan-IIE,Spartan-II
版本: 1.2 大小: 487Kb 日期: 2004/09/09
 
XAPP298 - 串行数字接口 (SDI) 视频编码器
本应用指南集中讨论 SDI 编码器。 本参考设计包含几种为了与 Virtex™-II FPGA 系列和其它 Xilinx® FPGA 系列协同工作而优化了的 SDI 编码器的实现。 介绍了 SDI 编码器的串行(比特率)和并行(字速率)的实现。 还包括将 Xilinx FPGA 用作几种商用 SDI 编码器器件,即 Gennum GS9002 和 Cypress CY7C9235 的替代解决方案的实例说明。
设计文件: xapp298.zip
相关器件: Virtex-II,Spartan-IIE,Spartan-II
版本: 1.0 大小: 163Kb 日期: 2001/11/02
 
XAPP299 - 串行数字接口 (SDI) 辅助数据和 EDH 处理器
SMPTE 259M 串行数字接口 (SDI) 标准介绍了如何通过同轴电缆来连续传送标准清晰度数字视频。 SDI 常用于在广播播音室和视频制作中心传输数字视频。 本应用指南针对 SDI 接口介绍了辅助数据分组处理器和误差检测处理处理器的实现。
设计文件: xapp299.zip
相关器件: Virtex-II,Spartan-IIE,Spartan-II
版本: 1.1 大小: 351Kb 日期: 2005/01/18
 
XAPP408 - 重新考虑针对百万门电路FPGA的验证策略
验证是任何FPGA设计项目的主要部分。很多旧的验证模式不再适合新型的百万门电路FPGA,因而如果验证肯定能够影响产品的面市时间,那就需要有更多现代的验证方法。用于设计和实现好的验证计划的方法将会在实际验证实例分析中予以详细叙述。
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II,Spartan/XL
版本: 1.2 大小: 153Kb 日期: 2002/02/15
 
XAPP425 - 优化 Xilinx BGA 封装的回流焊工艺
影响封装热变形的重要变量之一就是回流焊工艺。 本应用指南讨论了回流焊工艺的详情,并就压型提供了能够成功实现 BGA 元件回流焊的指导。
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.0 大小: 106Kb 日期: 2002/12/09
 
XAPP427 –无铅封装的实现和焊接返修指导
这个应用指南包括无铅封装的回流焊接、检验和返修工艺指导。
相关器件: Virtex-II Pro,Virtex-II,Spartan-3E,Spartan-3/3L,Spartan-II,CoolRunner-II,XC9500XL
版本: 2.1 大小: 161Kb 日期: 2005/12/09 有帮助?
 
XAPP441 - 利用 MicroBlaze 或 PowerPC 进行远程 FPGA 重新配置
本应用指南描述了通过以太网端口进行远程 FPGA 重新配置的方法。
设计文件: xapp441_designfiles.zip
相关器件: Virtex-4,Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.1 大小: 492Kb 日期: 2006/09/09 有帮助?
 
XAPP450 - Spartan-II 和 Spartan-IIE 系列的上电要求
FPGA 需要很小的供电电流即可实现上电操作。 本应用指南解释了电流特性、上电电流技术要求的含义,以及影响电流的主要因素。 接着是板级考虑因素和稳压器选择。 最后一部分介绍了在有过流保护电路的情况下进行 FPGA 上电的方法。
相关器件: Spartan-IIE,Spartan-II
版本: 1.0 大小: 109Kb 日期: 2001/11/15
 
XAPP451 - Spartan-II 和 Spartan-IIE 的电源辅助电路
FPGA 需要很小的供电电流即可实现上电操作。 对于很多应用而言,用于满足工作电流要求的电源可以提供充足的瞬时电流来满足上电电流的要求。 而其它应用,对于现有的供电电流会有很严格的限制。 添加一个大电容和少数几个无源元件,即可以低于上电技术要求的供电电流实现上电操作。 本应用指南提供了很多的“电源辅助”解决方案。
设计文件: xapp451.xls
相关器件: Spartan-IIE,Spartan-II
版本: 1.0 大小: 628Kb 日期: 2001/11/16
 
XAPP482 - MicroBlaze平台Flash/PROM启动加载程序和用户数据存储
XAPP482描述了一种MicroBlaze™系统,该系统把软件代码、用户数据、和配置数据存储在非易失性平台Flash PROM内,简化了系统设计并降低了成本。它提供了执行过程中使用的便携式硬件设计,软件设计和附加脚本功能。
设计文件: xapp482.zip
相关器件: Virtex-II,Virtex-E,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II,配置 PROMs
版本: 2.0 大小: 204Kb 日期: 2005/06/27
 
ARM PCB板免费申请! | 淘宝店 | STM32 DIY活动! | 诚征版主 | 新手必读! | 备用站Cevx.me 良好的社区氛围需要你我共同努力。
 
UID19 帖子14859 精华351 积分14788 贡献点250902  阅读权限200 在线时间3553 小时 注册时间2004-7-9 最后登录2010-12-27 查看个人网站
查看详细资料TOP

Tony
管理员

工程师
帖子14859 精华351 贡献点250902     地板 大 中 小 发表于 2006-9-13 14:48  只看该作者 XAPP501 - 配置快速入门指南
该应用指南讨论了针对Xilinx复杂可编程逻辑器件(CPLD),现场可编程门阵列(FPGA)和PROM系列的配置和编程选项,并说明了一些用于每个系列的最普遍的配置方法。本技术文档包括针对Virtex Spartan, XPLA3, XC9500, XC17S00, 和XC18V00系列的配置快速入门指南。
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II,Spartan/XL,CoolRunner-II,CoolRunner XPLA3,XC9500XV,XC9500XL,XC9500,系统 ACE 解决方案,配置 PROMs,配置硬件
版本: 1.4 大小: 179Kb 日期: 2003/07/24 
XAPP502 - 通过从属串行或SelectMAP模式来利用微处理器配置Xilinx FPGA
在嵌入式系统中,设计者能够通过利用微处理器来配置FPGA,进而减少原件数和提高灵活性。C代码说明了从属串行或SelectMAP模式的用法。CPLD设计文件说明了处理器和FPGA之间的同步接口。
设计文件: xapp502.zip
相关器件: Virtex-II,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.4 大小: 190Kb 日期: 2002/11/13
 
XAPP503 - 针对Xilinx器件的SVF和XSVF文件格式
该应用指南为用户提供适用于Xilinx器件的SVF和XSVF文件格式的一般理解。假设对IEEE STD 1149.1 (JTAG)有一定了解。(了解在嵌入式编程应用中利用串行矢量格式(SVF)和Xilinx串行矢量格式(XSVF)文件的信息,请参照Xilinx应用指南XAPP058。)
相关器件: Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II,Spartan/XL
版本: 1.0 大小: 252Kb 日期: 2002/04/17
 
XAPP529 - 利用快速单工链路 (FSL) 连接定制的 IP 和 MicroBlaze 软处理器
MicroBlaze™ 可利用其专用的 FSL 总线接口,将定制的 IP 核集成到基于 MicroBlaze 软处理器的系统中。 本技术文档介绍了将定制的 IP 核加入基于 SCP 的设计中的几种合理的方法。
设计文件: xapp529_6_1.zip, xapp529_6_2.zip
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.3 大小: 182Kb 日期: 2004/05/12 有帮助?
 
XAPP551 - Viterbi 解码器块解码 - Trellis Termination 和 Tail Biting
本应用指南解释了如何使用 Xilinx Viterbi 解码器 LogiCORE™ 模块(version 5.0 或更新版本)实现 trellis termination 和 tail biting。
相关器件: Virtex-4,Virtex-II Pro,Virtex-II,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.0 大小: 143Kb 日期: 2005/02/14 有帮助?
XAPP562 - 可配置的 LocalLink CRC 参考设计
循环冗余校验 (CRC) 是获取数据可靠性的强大技术。 本应用指南讨论了使用 LocalLink 接口实现可配置 CRC 模块。 用户可以定制这些模块的功能,来符合在其系统中执行的协议或要实现的应用的要求。 可配置功能的每一用户指定选项都是模块 VHDL 代码中的输入参数。
设计文件: xapp562.zip
相关器件: Virtex-II Pro,Virtex-II,Virtex-E EM,Virtex-E,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.1 大小: 189Kb 日期: 2004/10/28 有帮助?
 
XAPP610 - 使用DCT实现图像压缩
应用指南介绍了利用Xilinx FPGA实现的2维离散余弦变换(2D DCT) 功能。参考设计文件提供了在任一款Xilinx器件中执行用的行为级代码。
设计文件: xapp610.zip
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.3 大小: 89Kb 日期: 2005/03/03
 
XAPP611 - 采用IDCT的视频压缩
本应用指南介绍了Xilinx FPGA中实现的2维反离散余弦变换(2D IDCT)功能。参考设计文件提供了在任一款Xilinx器件中执行用的行为级代码。
设计文件: xapp611.zip
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.2 大小: 103Kb 日期: 2005/06/03
 
XAPP615 - 量化
本应用指南介绍了 MPEG-2 视频信号的量化和反量化参考设计。 在简单介绍之后,描述了针对量化矩阵的 JPEG 和 MPEG-2 标准的使用过程。 最后,介绍了针对量化或反量化执行 Xilinx 解决方案。
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.1 大小: 109Kb 日期: 2003/06/25
 
XAPP616 - 霍夫曼编码
霍夫曼编码用于根据值的出现概率对其进行统计性编码。 短代码字被分配为可能性高的值,长代码字被分配为可能性低的值。 霍夫曼编码在 MPEG-2 中用以进一步压缩位流。 本应用指南介绍了如何在 MPEG-2 中进行霍夫曼编码及其实现。
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.0 大小: 191Kb 日期: 2003/04/22
 
XAPP625 - SDI: 视频标准检测器和飞轮解码器
SMPTE 259M 串行数字接口 (SDI) 标准介绍了如何通过视频同轴电缆来连续传送标准清晰度 (SD) 数字视频。 SDI 通常用作大多数广播播音室和视频生产中心的视频传送中枢。 本应用指南介绍了适用于使用 Xilinx FPGA 的视频标准检测器和飞轮解码器的实现。
设计文件: xapp625.zip
相关器件: Virtex-II Pro,Spartan-IIE,Spartan-II
版本: 1.1 大小: 179Kb 日期: 2004/08/23
 
XAPP634 - Analog Devices TigerSHARC 链路
本应用指南描述了功能齐全的发射器/接收器宏,它可以通过 Analog Devices ADSP-TS101S TigerSHARC™ 链路端口功能与 Spartan™ 和 Virtex™ FPGA 系列产品进行通信。
设计文件: xapp634.zip
相关器件: Virtex-II Pro,Virtex-II,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.2 大小: 69Kb 日期: 2004/10/26 有帮助?
 
XAPP689 – 管理大型FPGA中的触地反弹
必须控制触地反弹以确保高性能FPGA器件的正常运行。要特别注意在PCB布局过程中将板级感应系数最小化。该技术文档描述了有助于确保设计满足接收来自于FPGA的信号的器件对输入负脉冲信号和逻辑低电压要求的几种计算。
设计文件: xapp689.zip
相关器件: Virtex-II Pro,Virtex-II,Virtex-E,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.1 大小: 74Kb 日期: 2004/12/08 有帮助?
 
XAPP693 - Xilinx Platform Flash PROM 和 FPGA 基于 CPLD 的配置与修订管理器
本应用指南对利用 Xilinx CoolRunner-II™ CPLD 来监控 Xilinx Platform Flash 配置 PROM 和 Xilinx Spartan™ 或 Virtex™ 系列 FPGA 之间的配置数据进行了阐述。 目的在于确保 FFGA 的可靠配置,同时为保存在 PROM 内的一个或多个配置文件提供修订控制。
设计文件: xapp693.zip
相关器件: Virtex-II Pro,Virtex-II,Spartan-3/3L,Spartan-IIE,Spartan-II,CoolRunner-II
版本: 1.1 大小: 103Kb 日期: 2005/01/19
 
XAPP694 - 从配置 PROM 读取用户数据
本应用指南介绍了在使用同一个 PROM 配置 FPGA 后,如何从 Xilinx 配置 PROM(XC18V00 和 Platform Flash 器件)重新获取用户定义数据。 还讨论了将用户定义数据添加至配置 PROM 文件的方法。
设计文件: xapp694.zip
相关器件: Virtex-II,Virtex,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.0 大小: 128Kb 日期: 2004/05/26 
 
XAPP932 色度重采样
本应用指南介绍了六种在不同色度格式间实现常用转换所需的电路。
设计文件: xapp932.zip
相关器件: Virtex-4,Virtex-II Pro,Virtex-II,Virtex,Spartan-3E,Spartan-3/3L,Spartan-II
版本: 1.0 大小: 403Kb 日期: 2006/05/09
 
XAPP933 二维线性滤波
本应用指南为使用参数化 VHDL 参考设计实现二维滤波提供了 Xilinx FPGA 解决方案。
设计文件: xapp933.zip
相关器件: Virtex-4,Virtex-II Pro,Virtex-II,Virtex,Spartan-3E,Spartan-3/3L,Spartan-IIE,Spartan-II
版本: 1.0 大小: 368Kb 日期: 2006/05/09
转自Tony嵌入式论坛,地址:http://www.cevx.com/bbs/thread-4067-1-1.html

posted on 2010-12-27 23:11  fpga_hjh  阅读(1653)  评论(0编辑  收藏  举报

导航