随笔分类 -  嵌入式开发ARM

为什么烧写SD卡的 image 总是报错?
摘要:用Win32DiskImager.exe烧写image 总是报错,无论是换读卡器, 还是4G 、8G 或16G的卡,就是烧不了image? 后来发现是 image 路径有中文目录,把目录改成英文就行了。 阅读全文
posted @ 2022-01-21 11:41 Doreen的FPGA自留地 阅读(228) 评论(0) 推荐(0)
【Terasic友晶科技】是否每一次的硬件改动都需要更新Preloader?
摘要:初学者学习了SD卡的制作以后,就会根据自己的需求想着做一些新的修改,比如硬件上的改动。那这时候SD卡image 里面的preloader是否一定需要更新呢? 要回答这个问题,首先我们要了解Preloader 是什么。 Intel 教程 https://rocketboards.org/foswiki 阅读全文
posted @ 2022-01-07 10:51 Doreen的FPGA自留地 阅读(397) 评论(0) 推荐(0)
【友晶科技Terasic】UBUNTU 18.04 和 ubuntu20.04编译Preloader遇到报错 arm-altera-eabi-gcc:No such file or directory 或者是embedded/host_tools/mentor/gnu/arm/baremetal/bin/arm-altera-eabi-gcc: 没有那个文件或目录
摘要:(我是参考https://www.cnblogs.com/DoreenLiu/p/14392442.html安装的 ubuntu-18.04.2-desktop-amd64.iso) 接着参考Intel的 SD卡 image 设计的教程 (https://rocketboards.org/foswi 阅读全文
posted @ 2021-12-30 10:31 Doreen的FPGA自留地 阅读(184) 评论(1) 推荐(0)
【Terasic友晶科技】Ubuntu 18.04 缺少libpng12.so.0和libstdc++.so.6,无法运行Quartus软件
摘要:缺少libpng12.so.0 Linux是一套开放源代码程序的、可以自由传播的操作系统软件,各个Linux发行版的依赖库的版本都不尽相同。有的Linux发行版在安装软件或运行软件的时候会出现错误,提示缺少动态链接库.so,这时候需要手动下载相应的库。 参考 https://www.cnblogs. 阅读全文
posted @ 2021-12-29 15:28 Doreen的FPGA自留地 阅读(818) 评论(0) 推荐(0)
【友晶科技Terasic】如何开发一个DE10-Nano的SD卡image (附详细步骤哦)
摘要:预留 阅读全文
posted @ 2021-12-29 09:29 Doreen的FPGA自留地 阅读(219) 评论(0) 推荐(0)
【友晶科技Terasic】SOC FPGA 开发板的 CSEL 设置探究
摘要:如果你不想翻阅资料就关注我吧,我替你安排! 目录1. 什么时候读取CSEL2. CSEL代表什么3. DE0-Nano-SoC的CSEL设置 1. 什么时候读取CSEL 大多数人在设计SoC FPGA板子的SD卡image的时候都是参考的 Intel这个教程https://rocketboards. 阅读全文
posted @ 2021-12-24 16:29 Doreen的FPGA自留地 阅读(306) 评论(0) 推荐(0)
【友晶科技Terasic】SOC FPGA 开发板的 BSEL 设置探究
摘要:如果你觉得查资料麻烦,就来关注我,我替你翻阅哦。 目录1. 什么时候用到BSEL2. BSEL怎么设置3.BSEL的值代表什么 1. 什么时候用到BSEL 在Intel 的 SD卡 image 设计的入门教程https://rocketboards.org/foswiki/Documentation 阅读全文
posted @ 2021-12-24 15:06 Doreen的FPGA自留地 阅读(413) 评论(0) 推荐(0)
【友晶科技TERASIC】【翻译】SOC FPGA的SD卡image制作——6. 生成并编译设备树
摘要:翻译来自https://www.rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 设备树是一种定义系统内部硬件(包括soc级硬件和板级硬件)的数据结构。设备树是独立于U-Boot和内核之外的一个单独的文件,可单独修改 阅读全文
posted @ 2021-12-22 17:25 Doreen的FPGA自留地 阅读(200) 评论(0) 推荐(0)
【友晶科技TERASIC】【翻译】SOC FPGA的SD卡image制作——5. 配置和编译 U-Boot
摘要:翻译原文来自:https://rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 在preloader加载完时, SOC 底层(时钟、引脚和SDRAM等)的初始化工作已经完成,在这个状态下就可以启动bootloader 阅读全文
posted @ 2021-12-22 17:24 Doreen的FPGA自留地 阅读(413) 评论(0) 推荐(0)
【友晶科技TERASIC】【翻译】SOC FPGA的SD卡image制作——3. 核心概念和启动流程
摘要:翻译原文来自:https://www.rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 核心概念和引导流程 每个基于Altera SoC FPGA的嵌入式Linux设计都将遵循类似的启动过程。在深入研究每个步骤之前先 阅读全文
posted @ 2021-12-22 17:22 Doreen的FPGA自留地 阅读(153) 评论(0) 推荐(0)
【友晶科技TERASIC】【翻译】SOC FPGA的SD卡image制作——2. 硬件介绍
摘要:翻译原文来自:https://www.rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 本指南使用的硬件设计是DE0-Nano-SoC(Atlas板)的Golden hardware Reference design 阅读全文
posted @ 2021-12-22 17:20 Doreen的FPGA自留地 阅读(107) 评论(0) 推荐(0)
【友晶科技TERASIC】【翻译】SOC FPGA的SD卡image制作——1.介绍
摘要:翻译原文来自:https://rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 本指南将一路带着您完成从Altera SoC的自定义设计到新的嵌入式Linux设备的设计。 不管您当前的SOC FPGA 的技能水平如何 阅读全文
posted @ 2021-12-22 16:54 Doreen的FPGA自留地 阅读(302) 评论(0) 推荐(0)
友晶科技 Terasic SOC FPGA的板子提供的image 使用了几个核? 是CPU0还是CPU1?
摘要:一个FPGA只有一个HPS, ARM (cortex A9)核心只是HPS中的一部分。针对soc 板子 友晶官网的 image 都是使用这个图里面的 cpu0 还是cpu1 呢? dual core的fpga,就都会同時使用2个核。 只要CONFIG_SMP 内核配置打开这个,就是支持多核: 阅读全文
posted @ 2021-09-22 10:11 Doreen的FPGA自留地 阅读(150) 评论(0) 推荐(0)
【友晶科技Terasic】 用sopc-create-header-files工具生成 FPGA 硬件地址信息 用于与linux 程序交互 generate_hps_qsys_header.sh
摘要:Module 'hps_0' not found in the SOPC Builder system 阅读全文
posted @ 2021-09-18 14:30 Doreen的FPGA自留地 阅读(460) 评论(2) 推荐(0)