随笔分类 - 嵌入式-FPGA
摘要:任合芯片、处理器,只有将程序烧录进去才会正常工作,FPGA也不例外,只不过我们通常称之为“配置”,不同的下载方式就有不同的对应的配置模式。从不同的角度分析,可以得到不同的划分形式,如从主从关系上分,则有主模式、从模式。如果从一次传输数据的位宽上分析,则有串行模式、和并行模式。(另外还有JTAG模式),模式的选择是由FPGA上的M0、M1、M2完成。因此,可以组合出多种不同的模式,如主串行模式、主并模式、从串模式、从并模式。其中,区分主与从的关键在于FPGA的时钟来源。(1) 主串模式(2) 从串模式(3) 主并模式(4) 从并模式(5) JTAG模式当然,随着工艺水平的不断发展,下载模式也有了
阅读全文
摘要:硬件开发环境:黑金开发板Cyclone IV,软件开发环境:Quartus 11.0 + Nios II 11.0背景介绍:之所以想写本实验,在于<Nios那些事>做该实验的开发环境是Quartus 9.0 + Nios II 9.0的,对于我这种初学者来说,很是郁闷。改了那么多之后,算是调通了,于是想记录下本次实验。由于本人语言能力有限,所以不打算重新写本次实验,只是按<Nios那些事>的顺序改动些。一、简介个人附注:1)关于如何分配信号线,如何编配外设与AVALON总线的接口信号线。强烈建议有余力的情况下阅读参考文档<Avalon Interface Specifications> ...
阅读全文
浙公网安备 33010602011771号