03 2013 档案

课题兼申请任务---Freescale的K60系列
摘要:最近还是一直在做着BCG的采集部分的课题,目前已经成功申报为省级的创新项目了,等着往上接着报为国家级的就最好了。最近网上又有了一个申请的比赛,看着也就申请了,我也纳闷为啥会直接给我打电话呢?真心不知道我的号码他是如何得来的了。。。由于一个课程学习的需要,类似于做课程设计之类的,需要做出东西来,想想刚好有一个这样的申请,况且也是32的嵌入式,也符合老师的要求,也就申请了。目前还没有消息,不过过几天应该也就快了。其实之前一直没有接触过ARm的,这次也是一种新的学习与尝试,还是很有兴趣的。毕竟我感觉还是很简单的。因为对工具的掌握是基本的,所以从前一直没有用到ARM的机会,也就没有去刻意的去学习ARM 阅读全文

posted @ 2013-03-30 16:47 展翅的小鸟 阅读(235) 评论(0) 推荐(0)

FPGA学习之按键处理实现2
摘要:之前的方法其实很简单,基本上对于按键的消抖都是需要进行延迟的。可能也会有少数情况下也是可以不需要进行按键的去抖动的。本程序采用仿顺序的操作,这样可能看起来会更好一点,样成这样的习惯后可能写程序的时候思路会更通畅一点module key2( input clk,rst_n, input keyin, output [7:0]smg_key, output smgen);reg [7:0] timedata_r;assign smg_key = timedata_r;assign smgen = 1'b0;reg keydown,keyup;wire keydown_r,keyup_r;r 阅读全文

posted @ 2013-03-23 20:08 展翅的小鸟 阅读(397) 评论(0) 推荐(0)

常用运放选型
摘要:转自:http://www.cnblogs.com/emouse/archive/2012/04/09/2439526.html方便以后查阅,也方便后人运放选型也不容易,很多参数理解的不是很透彻,型号种类那么多,得选性能好的,还不能太偏,方便购买,同时价格还要合适。电子元件这东西基本上算是一分钱一分货了,主要还是选择适合的,否则再贵的元件在设计中也无法发挥性能。转载一个选型表,比较全面的列出了常用的元件。器件名称 制造商 简介 μA741 TI 单路通用运放 μA747 TI 双路通用运放 AD515A ADI 低功耗FET输入运放 AD605 ADI 低噪声,单电源,可变增益双运放AD644 阅读全文

posted @ 2013-03-15 21:30 展翅的小鸟 阅读(1644) 评论(0) 推荐(0)

FPGA学习之按键控制
摘要:这几天状态不是很好。效率很低。 之前又忙于给本科生做毕设,有关于生理信号的检测的一个东西,感觉很头疼。最近一段时间感觉又可以把这个放下一段时间了。根据之前的计划,暂时补充一个简单的按键控制数码管显示的程序,程序经过验证,也经过了消抖本想通过状态机进行消抖,但是暂时还是通过简单的20ms的delay,其实是一样的。程序很简单,主要实现的功能就是按键控制数码管从0到9进行循环显示。但是今天晚上也是调试了我好长一段的时间。module Key_Smg( input clk,rst_n,input Keyin,output smgen,output [7:0] KeyData);assign smge 阅读全文

posted @ 2013-03-14 22:01 展翅的小鸟 阅读(1337) 评论(0) 推荐(0)

我的最新任务 2012.3.7
摘要:昨天老师给我个新的任务。其实我还是不是很想做的,但是老师的意思,我也不想抗拒。毕竟都是在一个实验室的。以后还是要好好的相处主要的是对BCG信号的检测问题。之前有同学做过了,也做出来的硬件,但是估计硬件本身也是导师给的,所以可能具体的也并不是很了解,所以后来碰到具体的问题,其实也是不是很好的解决。ECG信号的检测基本上是没有问题的,但是BCG信号只有几uV大小,也确实很容易受到干扰,而且用的还是电子称进行测量,所以可能会存在潜在的很多的问题,导致了现在的BCG信号的检测结果不是很理想。但是这个问题给我,也确实给了我很大的难度。毕竟我做具体的模电硬件部分是很少的,甚至说基本上是没有涉及过的。以前的 阅读全文

posted @ 2013-03-07 10:04 展翅的小鸟 阅读(164) 评论(0) 推荐(0)

FPGA学习之数字钟的实现
摘要:简单的数字钟的实现还是很easy的。至少思路很简单。但是正是这个简单的数字钟就能很好的体现出了硬件设计思想和软件设计思想之间的差别。整个系统运用全局时钟,对于一些分频的处理采用使能信号控制。这样能避免出现时序的不满足。整个系统分为五个模块进行实现: gen_en : 产生使能信号,使能1HZ的分频和数码管的扫描 sec,min,hour模块:当然是实现时分秒的处理 data_con:对数码管显示数据的预译码处理,并进行动态扫描整个系统已经经过了初步的测试,基本的功能达到满足,但是没有设置时间的功能,还有就是小时的显示部分并没有做处理,仍然按照60进制进行显示.这部分等到有机会进行时间设置功能的 阅读全文

posted @ 2013-03-03 17:06 展翅的小鸟 阅读(1742) 评论(0) 推荐(0)

FPGA学习之流水灯的实现
摘要:当然作为入门实验的流水灯实验是很简单的。基本没有什么可操作性但是为了完整性,我也试着写了一个简单的。module ledflow( input clk, input rst_n, output [7:0] leds);reg [7:0]leds_r;assign leds = leds_r;reg [24:0] clk_cnt_r;reg en_leds_r;reg [7:0]ledstate;parameter leddata0 = 8'b1111_1110, leddata1 = 8'b1111_1101, leddata2 = 8'b1111_1011, ledd 阅读全文

posted @ 2013-03-03 17:05 展翅的小鸟 阅读(573) 评论(0) 推荐(0)

FPGA学习之开篇
摘要:这次主要是因为EEPW 的FPGA DIY的活动。由于也申请得到了一块开发板。但是一直也没有实现来公布自己的学习进程。故趁在家期间,也为了温故知新,故还是写一些简单的HDL代码,也是回报这个活动。故就随着一些简单的程序而做一些相应的笔记吧。但是由于EEPW的疏忽,FPGA的板子有一点小错误,板子不是很理想。但是对于学习而言,也就不用追究了。我会根据板载能用的资源,写几个测试性的实例,也是供自己学习了吧。可能由于自己的焊工,会有一些其他的错误,因为DIY活动,没有测试用例,这次也便是全面的测试一下整个板子的板载资源的好坏了。程序中遵循一些代码设计的原则寄存器变量一般会加_r,如data_r则表示 阅读全文

posted @ 2013-03-03 17:04 展翅的小鸟 阅读(214) 评论(0) 推荐(0)

导航