摘要:
程序的局部性原理 主存和缓存按块存储,块的大小相同 块的命中率 主存块到cache的映射关系 直接映射(主存中的一个块对应了唯一的一个cache块):模运算映射,将主存中的块取模映射到cache中。在cache中查找时做一些比较即可。缺点:容易冲突 全相联映射(主存中的一个块可以随意放在cache中 阅读全文
posted @ 2023-02-05 21:34
stu--wy
阅读(105)
评论(0)
推荐(0)
摘要:
存储的信息可能会发生翻转等错误。 编码的检测能力和纠错能力和 任意两组合法代码之间二进制位的最小差异数(编码最小距离) 有关 汉明码 采用奇偶校验 采用分组校验 汉明码的分组是一种非划分方式 汉明码的纠错 阅读全文
posted @ 2023-02-05 20:45
stu--wy
阅读(102)
评论(0)
推荐(0)
摘要:
CPU和内存的速度不匹配(存储墙) 提高访存速度: 单体多字:CPU读写存储体一次性多个字 多体并行:多个存储体并行运作 高位交叉 高位交叉还不能实现多体并行,由于程序的局部性原理,会导致某一个存储体访问频率更高。 2.低位交叉 实现了类似流水线的机制,提高了速度。 3.缓存的思想真是无处不在。 阅读全文
posted @ 2023-02-05 20:19
stu--wy
阅读(313)
评论(0)
推荐(0)
摘要:
字扩展,位扩展(注意高位地址线作为片选线) CPU和存储器的连接 阅读全文
posted @ 2023-02-05 17:55
stu--wy
阅读(54)
评论(0)
推荐(0)
摘要:
主存储器概述: 半导体存储芯片的简介: 地址线的位数和数据线的位数确定了芯片的容量。如:14位地址线,4位数据线,容量 2的10次方*4 1k*4。 主存储器中芯片是有多片的 译码驱动方式: RAM:主存一般用静态RAM,Cache可以用动态RAM。 静态RAM 用的触发器电路保存 01 重合法怎么 阅读全文
posted @ 2023-02-05 16:54
stu--wy
阅读(236)
评论(0)
推荐(0)
摘要:
存储器的分类: 半导体存储器,磁存储器,光盘存储器(按存储介质分类) 随机访问存储器(存取时间与物理地址无关如:随机存储器,只读存储器),串行访问存储器(存取时间与物理地址有关如:磁带,磁盘) 主存储器(如:RAM,ROM),Cache(CPU和主存间的缓冲),Flash Memory(主存辅存的缓 阅读全文
posted @ 2023-02-05 11:33
stu--wy
阅读(162)
评论(0)
推荐(0)

浙公网安备 33010602011771号