摘要: PCB布板,其中有一个重要环节,那就是等长。特别是差分等长。用Allegro的都知道,差分对等长不怎么好绕,因为不仅要考虑组间等长还要保证组内等长。想着头皮就是一阵阵发麻。以前绕差分等长,我都是先测量好没跟的长度然后绕后再测量,不行再绕。那是痛苦的想跳楼。于是,闲暇是我琢磨了一下,发现了如下方法。 阅读全文
posted @ 2018-01-24 12:12 二·月半 阅读(690) 评论(0) 推荐(0)
摘要: 几乎很长一段时间我都在纠结一个问题:“器件丝印怎么又放错了?”。而且我们公司有自己的SMT厂,也是几乎每一块我画的板子发到厂里后都会收到电话说什么丝印放反了。我就在想啊,一块板子那么多元器件,你叫我如何都能手工摆... 阅读全文
posted @ 2018-01-24 12:11 二·月半 阅读(198) 评论(0) 推荐(0)
摘要: PCB板的层数一般不会事先确定好,会由工程师综合板子情况给出规划,总层数由信号层数加上电源地的层数构成。一、电源、地层数的规划电源的层数主要由电源的种类数目、分布情况、载流能力、单板的性能指标以及单板的成本决定。电源平面的设置需要满足两个条件:电源互不交错;避免相邻层重要信号跨分割。地的层数设置则需 阅读全文
posted @ 2016-12-22 17:01 二·月半 阅读(582) 评论(0) 推荐(0)
摘要: 对于很多PCB设计软件而言总会有一些这样那样的问题.比如,操作不当或者一时疏忽就会导致最终的制板出现致命的问题。作为硬件工程师或者精确点PCB Layout工程师都知道,每次制板都是需要很多毛爷爷的,特别是板层越多就越多毛爷爷。 硬件工程师或许都知道,当我们每次PCB设计完成后将会出生产资料(BOM 阅读全文
posted @ 2016-12-22 10:17 二·月半 阅读(301) 评论(0) 推荐(0)
摘要: 最近画了一块板子,我是一个初学者。每次画完PCB都会交给我们公司经验丰富的硬件工程师看,因此我也等到了很多的专业性和经验性的见解和建议,从而使我这个毕业了才不到一年的硬件见习生等到了很大的提... 阅读全文
posted @ 2016-12-19 15:51 二·月半 阅读(80) 评论(0) 推荐(0)
摘要: DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、... 阅读全文
posted @ 2016-10-10 11:43 二·月半 阅读(99) 评论(0) 推荐(0)
摘要: 前不久小A设计了一块单板,单板很简单,上面有一个主控芯片拖着2片DDR3颗粒,客户也没有任何要求,就说按照常规布线即可。小A也觉得这个设计很简单,凭着自己好几年的设计经验那还不是小菜一碟、信手拈来之事,所以也没有太多顾虑,三下五除二就完工了,DDR3布线,常... 阅读全文
posted @ 2016-09-18 16:33 二·月半 阅读(68) 评论(0) 推荐(0)