摘要: 硬件环境:ARM+FPGA通过FMC互联,STM32F767和 EP4CE15F23I7 FMC设置,STM的系统时钟HCLK为216MHz verilog核心代码,其中双口ram的a口与FPGA内部模块相连,b口与ARMFMC端口相连,clk时钟为100MHz 在SignalTap中调试发现有时写 阅读全文
posted @ 2019-06-27 18:39 愤怒的小龙虾 阅读(5270) 评论(2) 推荐(0)