摘要: 这十多天,将继续写。之前基础东西看了不少。思维被固定住了,还是没有放开,记录一下,有成果了再上来。记载一些浏览历史:FPGA异步FIFO设计中的问题与解决办法http://article.ednchina.com/PLDFPGA/FPGA_Asynchronous_FIFO_Quartus.htm在NIOS-II 系统中A/D 数据采集接口的设计与实现http://www.dzjs.net/html/EDAjishu/2007/1101/2744.html在NIOS-II系统中A/D数据采集接口的设计在FPGA系统中,实现对外部A/D数据采集电路的控制接口逻辑,由于其逻辑功能不是很复杂,因此可 阅读全文
posted @ 2011-04-28 14:45 窗外.yu.好大 阅读(3427) 评论(1) 推荐(0)
摘要: 这几天做PCB总结一下对工厂的要求要知道 过孔的尺寸啊 12 24mil 线宽啊对元件的封装 特性 要清楚 这样对布局布线有好处 这次做的还是不够好对整个系统要有了解啊 哪儿是电源,哪儿是主控 哪儿是AD 哪儿是SRAM对四层板的方法有了一下了解。体会整个流程更熟悉了,有的地方还是欠考虑,比如电源线走的就比较长,还好有内电层内电层的画法自己有了更深的体会,独立的做完了。还是感觉布局才是最重要的。最后,传一张图 阅读全文
posted @ 2011-03-21 17:10 窗外.yu.好大 阅读(213) 评论(0) 推荐(0)
摘要: 这几天一直在画PCB先转一个OURAVR的华为的PCB的资料http://www.ourdev.cn/bbs/bbs_content.jsp?bbs_sn=631388&bbs_page_no=1&bbs_id=1009待续。 阅读全文
posted @ 2011-03-18 21:46 窗外.yu.好大 阅读(108) 评论(0) 推荐(0)
摘要: http://hi.baidu.com/_%9Bh_/blog/item/d8b1dbfbb83bee879f5146d8.html再贴两张阿莫邮购部的图这样就可以开始布局布线了。 阅读全文
posted @ 2011-03-15 11:37 窗外.yu.好大 阅读(263) 评论(0) 推荐(0)
摘要: 一、输入阻抗输入阻抗是指一个电路输入端的等效阻抗。在输入端上加上一个电压源 U,测量输入端的电流 I,则输入阻抗 Rin就是 U/I。你可以把输入端想象成一个电阻的两端,这个电阻的阻值,就是输入阻抗。输入阻抗跟一个普通的电抗元件没什么两样,它反映了对电流阻碍作用的大小。对于电压驱动的电路,输入阻抗越大,则对电压源的负载就越轻,因而就越容易驱动,也不会对信号源有影响;而对于电流驱动型的电路,输入阻抗越小,则对电流源的负载就越轻。因此,我们可以这样认为:如果是用电压源来驱动的,则输入阻抗越大越好;如果是用电流源来驱动的,则阻抗越小越好(注:只适合于低频电路,在高频电路中,还要考虑阻抗匹配问题。另外 阅读全文
posted @ 2011-03-14 15:39 窗外.yu.好大 阅读(538) 评论(0) 推荐(0)
摘要: 谈谈TTL和CMOS电平(转贴)TTL——Transistor-Transistor Logic HTTL——High-speed TTL LTTL——Low-power TTL STTL——Schottky TTL LSTTL——Low-power Schottky TTL ASTTL——Advanced Schottky TTL ALSTTL——Advanced Low-power Schottky TTL FAST(F)——Fairchild Advanced schottky TTL CMOS——Complementary metal-oxide-semiconductor HC/HC 阅读全文
posted @ 2011-03-14 14:18 窗外.yu.好大 阅读(1520) 评论(0) 推荐(0)
摘要: http://www.altera.com/literature/lit-qts_archive.jsp 阅读全文
posted @ 2011-02-25 10:10 窗外.yu.好大 阅读(138) 评论(0) 推荐(0)
摘要: 以下內容主要譯自大陸一IC設計討論區的文章,再經站長對本文稍做修飾而成 ...儘管FPGA和CPLD都是可編程ASIC元件,但由於FPGA和CPLD結構上的差異,彼此之間還是存在各自不同的特點:CPLD適合用來實現各種運算和組合邏輯(combinational logic),FPGA則是適用於實現循序邏輯(sequential logic)。換句話說,FPGA適合於觸發器(flip-flop)較多的結構,而CPLD則適合於觸發器有限而乘積項(product term)較多的結構。CPLD的時間特性預估比FPGA容易。CPLD的連續式佈線(互聯)結構決定了它的時序延遲是均勻的和可預測的,而FPG 阅读全文
posted @ 2011-02-19 15:27 窗外.yu.好大 阅读(699) 评论(0) 推荐(0)
摘要: 前几天去电子市场买晶振之前自己的了解是这玩意应该很好买 直接说频率 选个大小尺寸就够了没想到,去的时候 一看柜台 写的是晶体谐振器和晶体振荡器查了一些资料。自己总结一下有源晶振就是晶体振荡器,振荡器,所的就是给她提供电源就能自己起振,不需要借助IC的谐振电路。信号一般比较稳定无缘晶振就是晶体谐振器,谐振器,说的是需要提供外部的谐振电路,才能起振,信号稳定性不及振荡器。有源晶振4个管脚通常分别接电源 地 信号输出 悬空 会有一个电阻无缘晶振接法:两个管脚分别接外部IC的 XTAL即可。 阅读全文
posted @ 2011-01-17 14:48 窗外.yu.好大 阅读(260) 评论(0) 推荐(0)
摘要: 原理图常用库文件: Miscellaneous Devices.ddb Dallas Microprocessor.ddb Intel Databooks.ddb Protel DOS Schematic Libraries.ddbPCB元件常用库: Advpcb.ddb General IC.ddb Miscellaneous.ddb部分 分立元件库元件名称及中英对照AND 与门ANTENNA 天线BATTERY 直流电源BELL 铃,钟BVC 同轴电缆接插件BRIDEG 1 整流桥(二极管)BRIDEG 2 整流桥(集成块)BUFFER 缓冲器BUZZER 蜂鸣器CAP 电容CAPACI 阅读全文
posted @ 2010-12-17 15:51 窗外.yu.好大 阅读(802) 评论(0) 推荐(0)