摘要:
实验所用板子为altera DE2板子,FPGA为Cyclone II:EP2C35F672C6,quartus版本为13.01.实验设计向512K SRAM中读写数据,用SW[0]为读写判定信号,SW[0] = 1(推上) -> read, 0(推下) -> write时钟分频:50MHz ->1... 阅读全文
posted @ 2017-02-27 15:07
尼德兰的喵
阅读(706)
评论(0)
推荐(0)
2017年2月27日