2018年12月6日

Verilog 加法器和减法器(1)

摘要: 两个一位的二进制数x,y相加,假设和为s,进位为cout,其真值表为: 从真值表中,我们可以得到:s = x^y, cout = x&y,实现两个一位数相加的逻辑电路称为半加器。 实现该电路的verilog代码如下:module halfadd(x,y,s,cout); input x; input y; output s; output cout; assign ... 阅读全文

posted @ 2018-12-06 20:33 迈克老狼2012 阅读(7858) 评论(0) 推荐(1)

逻辑门电路详解

摘要: 原文链接:https://mp.weixin.qq.com/s/BDe_OMK-r7ATZVSXrpAguw?逻辑门(Logic Gates)是集成电路设计的基本组件。通过晶体管或MOS管组成的简单逻辑门,可以对输入的电平(高或低)进行一些简单的逻辑运算处理,而简单的逻辑门可以组合成为更复杂的逻辑运算,是超大规模集成电路设计的基础。最基本的逻辑门有三种,即“与”、“或”、“非”,其符号如下图所示:... 阅读全文

posted @ 2018-12-06 13:22 迈克老狼2012 阅读(1623) 评论(0) 推荐(0)

导航